HDMI系统架构由信源端和接收端组成。某个设备可能有一个或多个HDMI输入,一个或多个HDMI输出。这些设备上,每个HDMI输入都应该遵循HDMI接收端规则,每个HDMI输出都应该遵循HDMl信源端规则。如图3-1所示,HDMI线缆和连接器提供四个差分线对,组成TMDS数据和时钟通道。这些通道用于传递视频,音频和辅助数据。另外,HDMl提供一个VESADDC通道。DDC是用于配置和在一个单独的信源端和一个单独的接收端交换状态。可选择的CEC在用户的各种不同的音视频产品中,提供高水平的控制功能。可选择的HDMl 以太网和音频返回(HEAO,在连接的设备中提供以太网兼容的网络数据和一个和TMDS相对方向的音频回返通道。音频,视频和辅助数据在三个TMDS数据通道中传输。一个TMDS时钟,典型地是以视频像素速率,在TMDS时钟通道中传输,它被接收端做为一个频率参考,用于对三个TMDS数据通道的数据复原。在信源端,TMDS编码将每个TMDS数据的8比特数据转换成10位的DC平衡的最小变换序列,串行地,以每个TMDS时钟周期10位地,在差分线对上发送。视频数据,一个像素可以是24,30,36,48比特。视频的默认24比特色深,在等于像素时钟的TMDS时钟上传递。更高的色深使用相应的更高的TMDS时钟率。视频格式 TMDS时钟率低于25M(比如13.5M的480i/NTSC)可以使用重复像素发送的策略。视频像素可以用RGBYCbCr4:4:4,YCbCr4:2:2格式编码。为了在TMDS通道上发送音频和辅助数据,HDMI使用一个报文结构。为了得到音频和控制数据所需要的高可靠性,这个数据报文用BCH纠错码,使用特殊的差错矫正,对发送的10位数据编码。
标签: 接口
上传时间: 2022-07-03
上传用户:
采用Verilog语言,实现了FPGA控制视频芯片的数据采集,并将数据按帧存储起来
上传时间: 2013-09-01
上传用户:喵米米米
ISO_IEC_14496-12_2004(E),协议定义了基于ISO的媒体类型格式。3gpp文件按照此协议来定义视频音频数据。
上传时间: 2013-12-19
上传用户:www240697738
利用Ti公司的TMSvc320c6711开发板的基础上搭建的移动视频电话系统。程序中主要实现3个功能:实时捕捉视频和音频数据;能够对视频和音频数据进行解码和存储;能够通过GPRS通信口传输音/视频压缩数据。 希望对大家有帮助阿
上传时间: 2015-05-14
上传用户:hullow
适用于网络监控,视频聊天,网络VOD等多媒体数据流的网络传输与回放.控件包目前包括三个控件
上传时间: 2015-05-25
上传用户:chenxichenyue
这是一个有关数据结构的电子课件,为视频文件
上传时间: 2015-06-13
上传用户:pompey
用fpga技术实现基本的视频信号处理:主题程序;视频图象数据采集程序;sram的读写控制;测试程序
上传时间: 2013-11-29
上传用户:chenxichenyue
采用Verilog语言,实现了FPGA控制视频芯片的数据采集,并将数据按帧存储起来
上传时间: 2013-12-25
上传用户:小鹏
[FIF]ASP互动视频VIP教程下载\3.4.1数据类型详解
上传时间: 2015-12-09
上传用户:Late_Li
程序实现的功能是通过I2C配置SAA7113芯片,然后通过逻辑分析仪器查看芯片的输出数据 可以通过视频口输出视频 redlogic的程序
上传时间: 2016-05-07
上传用户:ouyangtongze