虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

视频卡

  • 我自己完成的MATLAB仿真雷达视频积累程序

    我自己完成的MATLAB仿真雷达视频积累程序,提供给大家一起来探讨,大家也来卡那看看这么样

    标签: MATLAB 仿真 雷达视频 积累

    上传时间: 2015-04-10

    上传用户:凌云御清风

  • 该程序为基于粒子滤波的一种新算法,综合MCMC Bayesian Model Selection即MONTE CARLO马尔克夫链的算法,用来实现目标跟踪,多目标跟踪,及视频目标跟踪及定位等,解决非线

    该程序为基于粒子滤波的一种新算法,综合MCMC Bayesian Model Selection即MONTE CARLO马尔克夫链的算法,用来实现目标跟踪,多目标跟踪,及视频目标跟踪及定位等,解决非线性问题的能力比卡尔曼滤波,EKF,UKF好多了,是我珍藏的好东西,现拿出来与大家共享,舍不得孩子套不着狼,希望大家相互支持,共同促进.

    标签: Selection Bayesian CARLO Model

    上传时间: 2013-12-22

    上传用户:ynwbosss

  • 基于网络的视频监控系统 随着时代的发展

    基于网络的视频监控系统 随着时代的发展,人们对安全防范也越来越重视,而数字化视频监控系统在音视频录像、报警录像联动、硬盘存储、多画面显示等方面都有突出表现,因此在安防领域逐渐占有了一席之地。本文提出的基于网络的视频监控系统实现了对数字硬盘录像机的控制功能,其远程客户端软件可以同时播放四路具有高达Dl分辨率的图像数据。 第一章论述了视频监控系统和数据压缩技术的发展动态。 第二章对客户端软件的开发环境及平台进行了选择,并就其中使用的关键技术:windows sockets编程技术、windows多线程技术、windows图像显示技术、MPEG-4编解码与数据传术技术、流媒体技术做了简介。 第三章详细论述了客户端软件的设计及实现。包括客户端软件的整体设计和各模块的设计实现,最后给出了实现结果。 第四章是论述了实时流媒体播放器的设计和实现,包括主要模块设计实现 (网络接收模块、解码模块、显示模块、操作控制模块)、其他模块设计实现(显卡能力探测模块、表面管理模块)、性能优化(缓冲、共享内存、线程模型)。 第五章对系统进行了总结,并为系统进一步发展提出了展望和规划。

    标签: 网络 发展 视频监控系统

    上传时间: 2013-12-25

    上传用户:lingzhichao

  • 介绍及应用。LM1881 是针对电视信号的视频同步分离芯片,它可以直接对电视信号进行同步分离,准确地获得 所需的视频图像信号,使用者可根据需要对该同步信号进行时序逻辑控制. LM1881 广泛用于对

    介绍及应用。LM1881 是针对电视信号的视频同步分离芯片,它可以直接对电视信号进行同步分离,准确地获得 所需的视频图像信号,使用者可根据需要对该同步信号进行时序逻辑控制. LM1881 广泛用于对视频信号的同 步分离中,比如便携式图像采集卡、视频监控录像控制仪、基于成像系统的视频图像采集等. 介绍了LM1881 的 主要特性,基本原理和引脚功能,给出了它的几种应用.

    标签: 1881 LM 电视信号 分离

    上传时间: 2013-12-09

    上传用户:ggwz258

  • 在VFP环境下: 摄像头连接:使用视频控件(如:ezVidC60.ocx)

    在VFP环境下: 摄像头连接:使用视频控件(如:ezVidC60.ocx),只要装上普通的摄像头即可,无需其他硬件就可以拍照。 用摄像机: 连接(各种)视频采集卡,通过视频控件,可以拍照与录制

    标签: ezVidC VFP ocx 60

    上传时间: 2013-12-18

    上传用户:h886166

  • 一个视频采集驱动程序的源代码

    一个视频采集驱动程序的源代码,是ddk中wdm下的ksd结构,和上层的directshow相配合,目前市面上的电视卡,usb电视盒以及通用的视频采集设备,采用的都是这种程序结构

    标签: 视频采集 源代码 驱动程序

    上传时间: 2013-12-26

    上传用户:qiaoyue

  • 这个是卡尔曼滤波器的源码

    这个是卡尔曼滤波器的源码,主要用于视频序列的预测跟踪。

    标签: 卡尔曼滤波器 源码

    上传时间: 2013-12-23

    上传用户:change0329

  • 孙鑫老师VC视频第五课代码:掌握CDC的文字处理程序的编写

    孙鑫老师VC视频第五课代码:掌握CDC的文字处理程序的编写,如何产生自定义字体和自定义插入符,熟悉对CString类的使用。通过对卡拉OK程序的编写,讲解定时器的使用和DrawText函数的巧妙运用。讲解如何使用CDC的裁减功能。

    标签: CDC 视频 代码 处理程序

    上传时间: 2014-01-12

    上传用户:jqy_china

  • 安卓手机加速视频播放软件推荐

    安卓手机加速视频播放软件推荐,qq影音不卡,好用,简单

    标签: 安卓手机加速视频播放软件推荐

    上传时间: 2016-06-07

    上传用户:小宝爱考拉

  • FPGA读写SD卡读取BMP图片通过LCD显示例程实验 Verilog逻辑源码Quartus工程文件

    FPGA读写SD卡读取BMP图片通过LCD显示例程实验 Verilog逻辑源码Quartus工程文件+文档说明,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。1 实验简介在前面的实验中我们练习了 SD 卡读写,VGA 视频显示等例程,本实验将 SD 卡里的 BMP 图片读出,写入到外部存储器,再通过 VGA、LCD 等显示。本实验如果通过液晶屏显示,需要有液晶屏模块。2 实验原理在前面的实验中我们在 VGA、LCD 上显示的是彩条,是 FPGA 内部产生的数据,本实验将彩条替换为 SD 内的 BMP 图片数据,但是 SD 卡读取速度远远不能满足显示速度的要求,只能先写入外部高速 RAM,再读出后给视频时序模块显示module top( input                       clk, input                       rst_n, input                       key1, output [5:0]                seg_sel, output [7:0]                seg_data, output                      vga_out_hs,        //vga horizontal synchronization output                      vga_out_vs,        //vga vertical synchronization output[4:0]                 vga_out_r,         //vga red output[5:0]                 vga_out_g,         //vga green output[4:0]                 vga_out_b,         //vga blue output                      sd_ncs,            //SD card chip select (SPI mode) output                      sd_dclk,           //SD card clock output                      sd_mosi,           //SD card controller data output input                       sd_miso,           //SD card controller data input output                      sdram_clk,         //sdram clock output                      sdram_cke,         //sdram clock enable output                      sdram_cs_n,        //sdram chip select output                      sdram_we_n,        //sdram write enable output                      sdram_cas_n,       //sdram column address strobe output                      sdram_ras_n,       //sdram row address strobe output[1:0]                 sdram_dqm,         //sdram data enable output[1:0]                 sdram_ba,          //sdram bank address output[12:0]                sdram_addr,        //sdram address inout[15:0]                 sdram_dq           //sdram data);parameter MEM_DATA_BITS         = 16  ;            //external memory user interface data widthparameter ADDR_BITS             = 24  

    标签: fpga

    上传时间: 2021-10-27

    上传用户: