虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

衰减

  • 常见的图像干扰及其解决方法

    木纹状的干扰 这种干扰的出现,轻微时不会淹没正常图像,而严重时图像就无法观看了(甚至破坏同步)。这种故障现象产生的原因较多也较复杂。大致有如下几种原因:(1)视频传输线的质量不好,特别是屏蔽性能差(屏蔽网不是质量很好的铜线网,或屏蔽网过稀而起不到屏蔽作用)。与此同时,这类视频线的线电阻过大,因而造成信号产生较大衰减也是加重故障的原因。此外,这类视频线的特性阻抗不是75Ω以及参数超出规定也是产生故障的原因之一。由于产生上述的干扰现象不一定就是视频线不良而产生的故障,因此这种故障原因在判断时要准确和慎重。只有当排除了其它可能后,才能从视频线不良的角度去考虑。若真是电缆质量问题,最好的办法当然是把所有的这种电缆全部换掉,换成符合要求的电缆,这是彻底解决问题的最好办法。

    标签: 图像干扰

    上传时间: 2013-10-27

    上传用户:Wwill

  • 浑水中超声波传播特性研究

    对共振干涉法、相位法和时差法测量浑水中超声波速度的基本原理和试验过程进行了分析。结果表明: 共振干涉法和相位法测量原理正确, 但存在读数误差, 时差法是较为准确的测量超声声速的方法; 在一定激发频率下, 随着含沙量的增大, 超声波衰减系数增大。

    标签: 超声波

    上传时间: 2013-11-22

    上传用户:KSLYZ

  • 一种改善微波模块增益指标温度特性的新方法

    对于复杂的微波模块,增益随温度变化很大,有时很难找到合适的无源温变衰减器来调整增益。文中介绍一种利用温度传感器和数控衰减器相结合的方法来改善微波模块增益指标的温度特性。

    标签: 微波模块 增益 指标 温度特性

    上传时间: 2013-10-29

    上传用户:拢共湖塘

  • 雷达目标一维距离像特征提取方法研究

    基于雷达目标一维距离像非衰减指数和模型,文中将遗传算法和Relax算法相结合求取目标散射中心参数,充分发挥两种算法的优势,通过仿真分析证明了文中方法的有效性。

    标签: 雷达目标 特征提取 方法研究

    上传时间: 2014-12-30

    上传用户:我们的船长

  • 光纤_dB_衰减和测量介绍

    This document is a quick reference to some of the formulas and important information related to optical technologies. It focuses on decibels (dB), decibels per milliwatt (dBm), attenuation and measurements, and provides an introduction to optical fibers.

    标签: dB 光纤 衰减 测量

    上传时间: 2013-10-17

    上传用户:libenshu01

  • AMTI对箔条杂波抑制作用的仿真

        机械动目标显示(AMTI)技术广泛应用于机械雷达系统,用于抑制和衰减地物等静止物体的背景回拨信号。文中根据AMTI的基本原理,提出利用AMTI抑制箔条慢动杂波的方法,并建立基于AMTI的机械雷达信号处理系统模型......

    标签: AMTI 杂波 仿真

    上传时间: 2013-10-13

    上传用户:wmwai1314

  • Verilog_HDL的基本语法详解(夏宇闻版)

            Verilog_HDL的基本语法详解(夏宇闻版):Verilog HDL是一种用于数字逻辑电路设计的语言。用Verilog HDL描述的电路设计就是该电路的Verilog HDL模型。Verilog HDL既是一种行为描述的语言也是一种结构描述的语言。这也就是说,既可以用电路的功能描述也可以用元器件和它们之间的连接来建立所设计电路的Verilog HDL模型。Verilog模型可以是实际电路的不同级别的抽象。这些抽象的级别和它们对应的模型类型共有以下五种:   系统级(system):用高级语言结构实现设计模块的外部性能的模型。   算法级(algorithm):用高级语言结构实现设计算法的模型。   RTL级(Register Transfer Level):描述数据在寄存器之间流动和如何处理这些数据的模型。   门级(gate-level):描述逻辑门以及逻辑门之间的连接的模型。   开关级(switch-level):描述器件中三极管和储存节点以及它们之间连接的模型。   一个复杂电路系统的完整Verilog HDL模型是由若干个Verilog HDL模块构成的,每一个模块又可以由若干个子模块构成。其中有些模块需要综合成具体电路,而有些模块只是与用户所设计的模块交互的现存电路或激励信号源。利用Verilog HDL语言结构所提供的这种功能就可以构造一个模块间的清晰层次结构来描述极其复杂的大型设计,并对所作设计的逻辑电路进行严格的验证。   Verilog HDL行为描述语言作为一种结构化和过程性的语言,其语法结构非常适合于算法级和RTL级的模型设计。这种行为描述语言具有以下功能:   · 可描述顺序执行或并行执行的程序结构。   · 用延迟表达式或事件表达式来明确地控制过程的启动时间。   · 通过命名的事件来触发其它过程里的激活行为或停止行为。   · 提供了条件、if-else、case、循环程序结构。   · 提供了可带参数且非零延续时间的任务(task)程序结构。   · 提供了可定义新的操作符的函数结构(function)。   · 提供了用于建立表达式的算术运算符、逻辑运算符、位运算符。   · Verilog HDL语言作为一种结构化的语言也非常适合于门级和开关级的模型设计。因其结构化的特点又使它具有以下功能:   - 提供了完整的一套组合型原语(primitive);   - 提供了双向通路和电阻器件的原语;   - 可建立MOS器件的电荷分享和电荷衰减动态模型。   Verilog HDL的构造性语句可以精确地建立信号的模型。这是因为在Verilog HDL中,提供了延迟和输出强度的原语来建立精确程度很高的信号模型。信号值可以有不同的的强度,可以通过设定宽范围的模糊值来降低不确定条件的影响。   Verilog HDL作为一种高级的硬件描述编程语言,有着类似C语言的风格。其中有许多语句如:if语句、case语句等和C语言中的对应语句十分相似。如果读者已经掌握C语言编程的基础,那么学习Verilog HDL并不困难,我们只要对Verilog HDL某些语句的特殊方面着重理解,并加强上机练习就能很好地掌握它,利用它的强大功能来设计复杂的数字逻辑电路。下面我们将对Verilog HDL中的基本语法逐一加以介绍。

    标签: Verilog_HDL

    上传时间: 2014-12-04

    上传用户:cppersonal

  • 力科PCIE 3.0系列文章之二——PCIE 3.0的动态均衡测试挑战

    因为PCIE 3.0信号的速率可以达到8Gb/s,而且链路通道走线也可能会很长,这可能会导致高速信号衰减过大,在接收端无法得到张开的眼图。因此在PCIE 3.0的Tx和Rx端均使用了均衡设置,以补偿长链路时高速信号的衰减

    标签: PCIE 3.0 力科 动态均衡

    上传时间: 2013-10-27

    上传用户:894448095

  • 野战光纤光功率精密测量装置研究

    针对野战光纤光路损耗介绍一种精密光功率测量方法,分析了+,-光电接收元件的+%,(光功率%光电流)特性,并建立了实际模型&设计的装置测量范围为%#)!)./(光功率的相对衰减值),经实践检验具有较好 的精度.

    标签: 光纤 光功率 精密测量 装置

    上传时间: 2013-11-20

    上传用户:yy_cn

  • 射频同轴电缆屏蔽衰减测试方法

    屏蔽效能是表征射频同轴电缆电磁兼容性的重要指标。本文介绍了当前各类典型的测试方法,并对其进行了介绍

    标签: 射频 同轴 电缆屏蔽 测试方法

    上传时间: 2013-11-17

    上传用户:yl8908