搜索结果
找到约 41 项符合
补码 的查询结果
按分类筛选
教育系统应用 该软件以图形化界面显示在计算机内部定点小数补码加法、定点小数补码减法
该软件以图形化界面显示在计算机内部定点小数补码加法、定点小数补码减法,定点小数补码乘法、定点小数补码除法、以及原码乘法和原码除法的具体计算过程。
数据结构 实现二进制定点运算: 1.定点整数补码加法 2.定点整数补码减法 3.定点小数Booth补码一位乘法 4.定点小数原码一位除法(加减交替法) 5.定点小数补码一位除法(加减交替法)
实现二进制定点运算:
1.定点整数补码加法
2.定点整数补码减法
3.定点小数Booth补码一位乘法
4.定点小数原码一位除法(加减交替法)
5.定点小数补码一位除法(加减交替法)
6.定点小数原码一位乘法
7.定点小数原码两位乘法
8.定点整数原码乘法
9.定点整数原码除法 ...
其他 整型寄存器中的值被解释为有符号的二进制补码数
整型寄存器中的值被解释为有符号的二进制补码数,而reg寄存器或时间寄存器中的值被解释为无符号数。实数和实数时间类型寄存器中的值被解释为有符号浮点数。
数学计算 十进制小数转化二进制小数(补码形式输出),对RAM或ROM设置初值极其方便
十进制小数转化二进制小数(补码形式输出),对RAM或ROM设置初值极其方便
其他 由寄存器,全加器,移位寄存器,计数器,触发器和门电路构成补码一位除法器,将开关设定的补码形式出现的除数,被除数存入相应寄存器中.能用单脉冲按步演示运算全过程.
由寄存器,全加器,移位寄存器,计数器,触发器和门电路构成补码一位除法器,将开关设定的补码形式出现的除数,被除数存入相应寄存器中.能用单脉冲按步演示运算全过程.
汇编语言 双字节二进制有符号数除法(补码)汇编程序(51)
双字节二进制有符号数除法(补码)汇编程序(51)
单片机开发 MCS-51单片机实用子程序库 双字节二进制有符号数除法(补码) 双字节二进制无符号数开平方(快速) 四字节二进制无符号数开平方(快速) 单字节十六进制数转换成双字节ASCII码 A
MCS-51单片机实用子程序库
双字节二进制有符号数除法(补码)
双字节二进制无符号数开平方(快速)
四字节二进制无符号数开平方(快速)
单字节十六进制数转换成双字节ASCII码
ASCII码转换成十六进制数
单字节十六进制整数转换成单字节BCD码整数
双字节十六进制整数转换成双字节BCD码整数
单字节十六进制小数 ...
matlab例程 可以地实现偏置码到补码的转换
可以地实现偏置码到补码的转换,以函数形式给出
文章/文档 介绍了IIR 滤波器的FPGA 实现方法,给出了 IIR 数字滤波器的时序控制、延时、补码乘法和累加四个模块的设计方法,并用VHDL和FPGA 器件实现了IIR 数字滤波。
介绍了IIR 滤波器的FPGA 实现方法,给出了 IIR 数字滤波器的时序控制、延时、补码乘法和累加四个模块的设计方法,并用VHDL和FPGA 器件实现了IIR 数字滤波。