华邦ISD1700系列语音芯片设计向导,82 页完整版(主要针对SPI模式)并有完善的书签,
上传时间: 2017-07-31
上传用户:ardager
数字VLSI芯片设计—使用Cadence和Synopsys_CAD工具 中文版
上传时间: 2016-09-13
上传用户:zwc662
LD3320芯片语音模块资料包括LD3320芯片设计论文+STM32单片机软件驱动代码:LD3320并行串行读写辅助说明.pdfLD3320开发手册.pdfLD3320数据手册.pdf其他共享配套参考程序模块介绍、应用提高语音识别技术论文资料MSP430 源程序.zip凌阳单片机部分程序.c基于STM32 的 LD3320基本驱动程序.zip官方开发板配套程序官方开发板配套程序.zip语音识别 AVR参考.zip语音识别模块 STM32+SD卡+LD3320工程.zip
上传时间: 2021-11-09
上传用户:
详细介绍集成电路,从设计、晶无制造、封装测试,等全流程的芯片设计过程。
标签: 芯片设计
上传时间: 2021-11-15
上传用户:canderile
模拟IC芯片设计半导体名企模拟面试真题
标签: 模拟ic芯片
上传时间: 2022-03-25
上传用户:
TMS320F28027 DSP为控制芯片设计的中小功率投切无冲击UPS+软硬件设计源码本文重点研究UPS主电路中蓄电池投切时的实现方法和蓄电池升压电路的实现。主要研究内容如下:1)介绍了UPS系统,给出了系统框图,分析了各个部分的功能,并对其中重要的环节—蓄电池的投切和升压电路做详细分析。2)仿真研究。利用PSIM仿真软件搭建起系统的仿真模型,并对蓄电池的投切和蓄电池升压电路给出仿真结果。通过结果说明该方法正确性。3)硬件实验。以TMS320F28027 DSP为控制芯片,搭建硬件实验平台,给出了实验结果和结论。1. 系统方案 详细说明系统设计的整体思路,用模块的形式指出系统设计的各个关键点,并指出其中使用的关键算法当市电正常时,蓄电池不给逆变器提供能量,通过硬件关断此通道;通过一级Boost升压电路,逆变器输出正弦波经滤波器滤波后供给负载。当市电出现故障时或市电的电能质量在UPS要求的范围之外时,整流桥停止工作,蓄电池输出电压经过两级Boost升压电路将电压抬升至略低于单级Boost输出电压,经逆变器开始给负载提供能量。当输出短路或蓄电池的电压低于允许值时,UPS停止工作,以防止损坏逆变器或者蓄电池。当输出过载时,如果过载是瞬时的,则可以通过控制允许这种情况出现,如果过载时间比较长,则就需要通过转换开关由UPS转到市电给负载供电。
标签: tms320f28027 dsp
上传时间: 2022-05-05
上传用户:trh505
FE2.1芯片设计 USB2.0 HUB 1转7 PROTEL 原理图+PCB文件,Protel 99se 设计,包括原理图及PCB印制板图,可用Protel或 Altium Designer(AD)软件打开或修改,可作为你产品设计的参考。
上传时间: 2022-05-14
上传用户:aben
《射频电路与芯片设计要点》是2007年06月高等教育出版社出版的图书,作者是(美国)李缉熙。本书重点讨论芯片级和PCB级射频电路设计和测试中经常遇到的阻抗匹配、接地、单端到差分转换、容差分析、噪声与增益和灵敏度、非线性和杂散波等关键问题。第1章 阻抗匹配的重要性第2章 阻抗匹配第3章 射频接地第4章 无源贴片元件的等效电路第5章 单端电路和差分对电路第6章 巴伦第7章 容差分析第8章 RFIC设计前景展望第9章 接收机的噪声、增益和灵敏度第10章 非线性和杂散分量第11章 级联方程和系统分析第12章 从模拟通信系统到数字通信系统
标签: 射频电路
上传时间: 2022-07-04
上传用户:jiabin
采用STC89C52单片机为主控制芯片设计8路抢答器原理图和PCB源码
上传时间: 2022-07-06
上传用户:
SATA接口是新一代的硬盘串行接口标准,和以往的并行硬盘接口比较它具有支持热插拔、传输速率快、执行效率高的明显优势。SATA2.0是SATA的第二代标准,它规定在数据线上使用LVDS NRZ串行数据流传输数据,速率可达3Gb/s。另外,SATA2.0还具有支持NCQ(本地命令队列)、端口复用器、交错启动等一系列技术特征。正是由于以上的种种技术优点,SATA硬盘业已被广泛的使用于各种企业级和个人用户。 硬盘作为主要的信息载体之一,其信息安全问题尤其引起人们的关注。由于在加密时需要实时处理大量的数据,所以对硬盘数据的加密主要使用带有密钥的硬件加密的方式。因此将硬盘加密和SATA接口结合起来进行设计和研究,完成基于SATA2.0接口的加解密芯片系统设计具有重要的使用价值和研究价值。 本论文首先介绍了SATA2.0的总线协议,其协议体系结构包括物理层、链路层、传输层和命令层,并对系统设计中各个层次中涉及的关键问题进行了阐述。其次,本论文对ATA协议和命令进行了详细的解释和分析,并针对设计中涉及的命令和对其做出的修改进行了说明。接着,本论文对SATA2.0加解密控制芯片的系统设计进行了讲解,包括硬件平台搭建和器件选型、模块和功能划分、系统工作原理等,剖析了系统设计中的难点问题并给出解决问题的方法。然后,对系统数据通路的各个模块的设计和实现进行详尽的阐述,并给出各个模块的验证结果。最后,本文简要的介绍了验证平台搭建和测试环境、测试方法等问题,并分析测试结果。 本SATA2.0硬盘加解密接口电路在Xilinx公司的Virtex5 XC5VLX50T FPGA上进行测试,目前工作正常,性能良好,已经达到项目性能指标要求。本论文在SATA加解密控制芯片设计与实现方面的研究成果,具有通用性、可移植性,有一定的理论及经济价值。
上传时间: 2013-04-24
上传用户:JIUSHICHEN