芯片基础
共 165 篇文章
芯片基础 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 165 篇文章,持续更新中。
最基础的20个模拟电路
基础模拟电路
PSoC在时间谱采集电路中的应用
<span id="LbZY">在脉冲中子氧活化测井仪中,伽马射线时间谱的采集是仪器至为关键的部分。伽马射线时间谱采集电路常用的设计采用单片机与CPLD组合的方案,CPLD实现伽马射线计数,单片机则负责数据的处理、传输等工作。基于单片PSoC芯片的新方案,设计了伽马射线时间谱采集电路,实现了同样的功能。功能考核和高温考核证明,该方案有效、可靠,解决了高温CPLD价格昂贵且难以购买的问题,同时还能减
基于Multisim的计数器设计仿真
<span id="LbZY">计数器是常用的时序逻辑电路器件,文中介绍了以四位同步二进制集成计数器74LS161和异步二-五-十模值计数器74LS290为主要芯片,设计实现了任意模值计数器电路,并用Multisim软件进行了仿真。仿真验证了设计的正确性和可靠性,设计与仿真结果表明,中规模集成计数器可有效实现任意模值计数功能,并且虚拟仿真为电子电路的设计与开发提高了效率。<br />
<img a
模拟电路应用制作原理图
电路基础
5 Gsps高速数据采集系统的设计与实现
<p>
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">以某高速实时频谱仪为应用背景,论述了5 Gsps采样率的高速数据采集系统的构成和设计要点,着重分析了采集系统的关键部分高速ADC(analog to digital,模数转换器)的设计、系统采样时钟设计、模数
光电二极管检测电路噪声分析
使用光电二极管检测光电信号。由于光电信号一般比较微弱,容易受到干扰,所以需要对信号的噪声特征进行分析,并在所得出结论的基础上设计出相应噪声处理电路,以解决噪声的问题。
C8051F020芯片的多功能计数器设计
C8051F020芯片的多功能计数器设计
用于UHF RFID阅读器的无电感巴伦LNA设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">设计了一款用于UHF RFID射频前端接收机的高线性度LNA。该低噪声放大器采用噪声消除技术,具有单端输入差分输出的功能,能够同时实现输出平衡,噪声消除
FPU加法器的设计与实现
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.909090042114258px; ">浮点运算器的核心运算部件是浮点加法器,它是实现浮点指令各种运算的基础,其设计优化对于提高浮点运算的速度和精度相当关键。文
模拟基础电路全部课件(超全)
基础电路分析以及基础资料,初学者必看。。
节目传输调度系统的电磁兼容性研究
<p>
文中在阐释电磁干扰及电磁兼容性的基础上,结合工程实践,分析了处于强电磁环境中的节目传输调度系统干扰信号的耦合路径,就抑制系统内外的电磁干扰、改善和提高系统的电磁兼容性指标的措施进行了论证。</p>
<p>
<img alt="" src="http://dl.eeworm.com/ele/img/177094-12020Q502095Y.jpg" /></p>
ADC需要考虑的交调失真因素
<p>
</p>
<div>
交调失真(IMD)是用于衡量放大器、增益模块、混频器和其他射频元件线性度的一项常用指标。二阶和三阶交调截点(IP2和IP3)是这些规格参数的品质因素,以其为基础可以计算不同信号幅度下的失真积。虽然射频工程师们非常熟悉这些规格参数,但当将其用于ADC时往往会产生一些困惑。本教程首先在ADC的框架下对交调失真进行定义,然后指出将IP2和IP3的定义应用于A
基于CUDA的红外图像快速增强算法研究
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">针对红外图像边缘模糊,对比度低的问题,文中研究了改进的中值滤波和改进的Sobel边缘检测对红外图像进行处理。在对处理后图像的特征进行分析的基础上,研究了
74LS294 74LS292分频器
数字芯片的简单应用有74LS294和74LS292分频器。
黑魔书(逻辑门的高速特性)pdf下载
在数字设备的设计中,功耗、速度和封装是我们主要考虑的3个问题,每位设计者都希望<BR>功耗最低、速度最快并且封装最小最便宜,但是实际上,这是不可能的。我们经常是从各种型号<BR>规格的逻辑芯片中选择我们需要的,可是这些并不是适合各种场合的各种需要。<BR>当一种明显优于原来产品的新的技术产生的时候,用户还是会提出各方面设计的不同需<BR>求,因此所有的逻辑系列产品实际上都是功耗、速度与封装的一种折
74系列芯片功能大全
74系列芯片功能大全
喇叭共振和预防研究
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">基于喇叭的共振原理,提高扬声器的发声强度并尽可能的降低因振动而消耗的能量,从而提高喇叭的效率。依照理论计算数据作为后续试验基础,通过多组试验对比,分别对
自定义multisim中的元器件
适用于具备一定基础老鸟
基于FPGA的全新数字化PCM中频解调器设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">为了对中频PCM信号进行直接解调,提出一种全新的数字化PCM中频解调器的设计方法。在实现过程中,采用大规模的FPGA芯片对位帧同步器进行了融合,便于设备的集成化和小型化。这种新型的中频解调器比传统的基带解调器具有硬件成
时钟分相技术应用
<p>
摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br />
关键词: 时钟分相技术; 应用<br />
中图分类号: TN 79 文献标识码:A 文章编号: 025820934 (2000) 0620437203<br />
时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br />
性能。尤其现代电子系统对性