自举

共 90 篇文章
自举 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 90 篇文章,持续更新中。

DSP外扩存储器和自举加载大容量代码的研究及应用

·DSP外扩存储器和自举加载大容量代码的研究及应用

基于MCU与DSP的双机压电捷联惯导系统

·摘要:  以压电陀螺及压电加速计作为惯性器件的惯性导航/制导系统,具有成本低、质量轻、抗冲击、可靠性高等优点,是惯性导航一直研究的解决方案.文章介绍基于TI公司TMS320C5410实现的压电捷联惯导系统的平台,论述系统的硬件与系统组成和设计,详细说明 DSP系统中HPI接口、串口发送数据以及程序加载自举等的使用与实现方法.  

TMS320VC5410分页烧写_Flash的多页程序并行自举

·摘要:  以TMS320VC5410为例,介绍对Am29LV200B Flash存储器进行程序分页烧写以及上电后多页用户程序并行自举的方法.对多页Flash存储器的烧写,须在烧写过程中对已烧写的数据长度进行动态判断,当达到预定烧写长度后对Flash进行换页,然后继续烧写,重复上述换页过程,直到程序烧写完为止.对多页程序的并行自举,在系统上电后,利用TI提供的自举程序,将一个用户自己编写

TMS320C6211DSP的二次引导研究与实现

· 摘要:  介绍了TMS320C6211型DSP通过EMIF接口外挂FLASH的ROM自举引导方式以及硬件连接原理图,描述了EMIF在和不同类型及位宽的存储器接口时相应的读写方式,给出了SST29LE010型FLASH芯片的编程指令以及系统编程方法,在此基础上介绍了用户如何自己完成COFF格式文件到二进制文件的转化,剖析了DSP上电后引导的过程,给出了编写DSP上电后的二次引

DSP芯片TMS320VC5402的并行自举加载方法

·DSP芯片TMS320VC5402的并行自举加载方法

微波交通信息检测雷达信号处理系统设计

·摘要:  给出一种基于DSP芯片TMS320VC5416的微波雷达交通信息检测系统总体设计方案;详细阐述了系统后端数字信号处理单元的软硬件的设计与实现,指出了电路设计中的难点并提供了解决方案;给出了信号处理程序流程并重点说明了自举的实现.现场测试结果表明,本系统的性能指标达到了实用化要求.

DSP通过FLASH并行加载的分析和实例

·摘要:  本文介绍了一种DSP通过并行接口FLASH加载的方法,在分析了DSP自举加载的步骤之后给出了FLASH与DSP连接的硬件电路图,列出了DSP的引导表构造过程,并且写出了一段典型的FLASH写入检测程序的源代码. 

一种基于PC主机的DSP自举引导和通信设计

· 摘要:  结合主机并行接口(HPI)的设计经验,详细讨论了DSP和主机(HOST)通过Enhanced8bit HPI自举引导的通信方案.  

DSP应用系统自举功能分析与实现

·DSP应用系统自举功能分析与实现

TMS320VC5416DSP并行自举方案的设计与实现

· 摘要:  本文详细介绍了DSP并行自举加载的基本原理,设计了以TMS320VC5416 DSP为核心的DSP嵌入式系统硬件平台,外扩Flash存储器芯片为Am29LVl60,最后结合实例实现了DSP的并行自举加载过程.  

基于TMS320系列的数字信号处理器及其应用

·摘要:  介绍一种基于TMS320C5402的DSP数据采集显示系统构成方法,讨论了关于DSP系统构成中存储器的扩展和DSP自举引导方式,并从硬件和软件2个方面,对系统的具体实现作了阐述,对其中DSP系统设计、多通道缓冲串行通信、液晶显示等几个带有普遍意义的问题作了探讨.  

HPI接口在脑电数据采集系统中的实现

·摘要:  本文基于DSP5402芯片HPI接口技术的研究实例.重点介绍了在脑电数据采集系统中通过CCS5000集成开发环境实现DSP芯片HPI自举加载并与主机通信的调试:并论述了系统的硬件设计和各模块的调试方法.  

TMS320C5410烧写Flash实现并行自举引导

· 摘要:  介绍在TMS320C5410环境下对Am29LV200B Flash存储器进行程序烧写,并且实现了TMS320C5410上电后用户程序并行自举引导.  

TMS320VC5402的Flash并行Bootloader技术

· 摘要:  概述TMS320VC5402 DSP芯片的几种自举引导方法,深入分析、研究最常用的基于闪烁存储器的并行自举引导方式;按照自举表的格式在Flash中存储程序代码,由DSP Bootloader程序实现Flash的16位并行引导装载,结合实例介绍该引导装载方法的实现过程.  

FLASH存储器S29AL008D在DSP自举加载中的应用

· 摘要:  文章介绍了在TMS320VC5402 DSP系统中,利用S29AL008D构成的16位并行自举加栽电路及FLASH编程程序的设计,并详细说明了引导实现的过程和技巧. 

一种基于在线编程的DSP并行自举实现方法

· 摘要:  以TMS320VC5416和存储器SST39VF400A组成的系统为例,介绍并行自举的原理,给出了自举表及系统电路图.在设计FLASH的驱动程序后,详细介绍TMS320VC5416外扩存储器在线编程技术及并行自举的实现.通过在D卯板上测试本系统,证明了在线编程实现DSP的并行自举是简单和有效的.  

基于FPGA_DSP的捷联惯导系统设计

·摘要:  介绍了一种基于FPGA/DSP的捷联惯导系统的软硬件设计;详细提供了系统的硬件架构(包括系统框图、基于CPLD的六通道V/F采集电路、DSP芯片自举系统的基本连接框图)、各模块的设计方案和软件流程图,选用了四元素和旋转矢量相结合的方法解算姿态矩阵,并且在计算旋转矢量的同时计算加速度,进一步提高了导航系统的精度;系统导航试验结果表明,该系统精度高,动态特性好,可靠性高.&nbs

从FPGA自举加载DSP程序的实现方法

DSP应用相关论文,对DSP的开发会很有启发

TMS320VC5402_8位并行自举引导方案的研究

·摘要:  在基于DSP的数字信号处理系统中,为了保证掉电时程序不丢失,总是将程序保存在非易失的外部存储器中,以便系统加电时将其引导到DSP内部的RAM中执行.文中对TMS320VC5402 DSP 8位并行自举引导的过程进行了介绍,设计了8位EEPROM并行自举引导的实现电路,并给出了创建引导表的具体步骤.  

射极跟随器实验

一、实验目的<BR>1.研究射极跟随器的性能。<BR>2.进一步掌握放大器性能指标的测量方法。<BR>3.了解“自举”电路在提高射极输出器输入电阻中的作用。<BR>二、实验电路及使用仪表<BR>