搜索结果
找到约 79 项符合
缓冲器 的查询结果
按分类筛选
VHDL/FPGA/Verilog 编了个8*8位的fifo数据缓冲器的vhdl源程序
编了个8*8位的fifo数据缓冲器的vhdl源程序,是经过quartusII4.2编译成功的程序。。希望能跟各位交流
VHDL/FPGA/Verilog 8*8位的先入先出(fifo)数据缓冲器的vhdl源程序
8*8位的先入先出(fifo)数据缓冲器的vhdl源程序
嵌入式/单片机编程 将每一个声源加到混音缓冲器,经过处理后返回
将每一个声源加到混音缓冲器,经过处理后返回
其他 电子EDA,VHDL语言设计8位的fifo数据缓冲器的vhdl源程序
电子EDA,VHDL语言设计8位的fifo数据缓冲器的vhdl源程序
其他嵌入式/单片机内容 CAN通讯:该程序实现发送缓冲器0向接收缓冲器0发送数据的自测试模式
CAN通讯:该程序实现发送缓冲器0向接收缓冲器0发送数据的自测试模式,其中接收采用中断方式
发送采用查询方式
其他书籍 ti公司的 运算放大器的稳定性 第5部分 一共上传10部分 单电源缓冲器电路的实际设计
ti公司的 运算放大器的稳定性 第5部分 一共上传10部分
单电源缓冲器电路的实际设计
VHDL/FPGA/Verilog 8*8位的fifo数据缓冲器的vhdl源程序。经过quartus ii 6.0 验证成功。
8*8位的fifo数据缓冲器的vhdl源程序。经过quartus ii 6.0 验证成功。
其他 基于缓冲器的编码器接口(SSI)扩展方法研究
基于缓冲器的编码器接口(SSI)扩展方法研究
其他书籍 PCIExpress数据链路层缓冲器结构的改进
PCIExpress数据链路层缓冲器结构的改进
单片机开发 串口调试程序 1. 发送过程:在发送时必须保证TI=1:即发送缓冲器为空
串口调试程序
1. 发送过程:在发送时必须保证TI=1:即发送缓冲器为空,否则将导致数据发不出去,如果想强制发送可以用:TI=1.具体发送数据:利用printf(“akjdfaklfj”) 函数直接发送即可。
2. 接收过程:在接收时多选用中断方式,这样可以节约CPU的时间,提高效率, ...