经济运行优化

共 63 篇文章
经济运行优化 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 63 篇文章,持续更新中。

基于粒子群模糊C均值聚类的快速图像分割

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">模糊C-均值聚类算法是一种无监督图像分割技术,但存在着初始隶属度矩阵随机选取的影响,可能收敛到局部最优解的缺点。提出了一种粒子群优化与模糊C-均值聚类相

基于USB的高清彩色CCD图像采集系统

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">提出一种基于USB的彩色CCD高清图像采集系统设计方案。图像数据的来源采用的是SONY公司的 ICX205AK芯片,结合USB2.0接口,复杂可编程逻辑器件CPLD设计了一个高速的彩色CCD图像采集系统。文中详细阐述了

运行典型高速ADC评估板设置

运行典型高速ADC评估板设置<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-130R2163616328.jpg" /><br />

多头动臂式贴片机贴装时间分阶段启发式优化算法

摘要:贴片机贴装时间是影响表面组装生产线效率的重要因素,文中提出了一种改进式分阶段启发式算法解决具有分飞行换嘴结构的多贴装头动臂式贴片机贴装时间优化问题;首先,根据飞行换嘴的特点,提出了适用于飞行换嘴的喂料器组分配方案;其次,依据这一分配结果,通过改进式启发式算法实现了喂料器组在喂料器机构上的分配;最后,结合近邻搜索法解决了元器件的贴装顺序优化问题;仿真结果证明,文中采用的改进分阶段启发式算法比传

一种弱耦合非对称渐变线定向耦合器的快速设计

<span id="LbZY">给出了一种快速设计任意弱耦合非对称渐变线定向耦合器的方法,以线性渐变为基础,通过仿真优化获取最优渐变,摆脱了传统方法中的复杂运算。为改善定向耦合器在频率高端的定向性,在结构上引入了锯齿加载。设计了一个带宽为0.5GHz到20GHz,耦合度为-25dB的定向耦合器,利用三维电磁仿真软件HFSS进行了结果验证。</span><br /> <br /> <br />

基于Multisim11的饮水机制冷控制电路仿真设计

<span id="LbZY">文中结合制冷饮水机温控主要部件NTC热敏电阻的温度特性,利用Multisim11建立了该NTC的仿真模型,并根据模型参数设计了饮水机的自动制冷控制电路,最后对温控电路进行了基于水温变化的电路参数扫描分析,仿真运行的结果达到了设计预期要求。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-13062

基于小信号S参数的功率放大器设计

首先把功率管的小信号<em>S</em>参数制成S2P文件,然后将其导入ADS软件中,在ADS中搭建功率管的输入输出端口匹配电路,按照最大增益目标对整个电路进行优化,最后完成电路的设计。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-120213153I0440.jpg" />

了解ADF7021的AFC环路并为实现最小前同步码长度而进行优化

<div> 无线电通信网络中的远程收发器使用自己的独立时钟源。因此,这些收发器容易产生频率误差。当发射机启动通信链路时,关联的接收机需要在数据包的前同步码阶段校正这些误差,以确保正确的解调<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-130R21619121G.jpg" />

ADI iCoupler数字隔离器应用

<div> 医疗设备行业的持续创新为通过互联网收集和分发病人信息带来了众多新的可能,使医护人员能实时远程访问关键数据,确保实现最高水平的病人护理和运行效率。作为安全通信解决方案领域举世公认的领先企业,Lantronix&reg;目前推出了新型EDS-MD&trade;多端口医疗设备服务器,为这种转型创造了更多便利。该服务器专为医疗行业设计,可实现病人监护系统、血糖分析仪、心电图仪、输液泵等医疗设

一种适用于射频集成电路的抗击穿LDMOS设计

<span id="LbZY">提出了一种具有深阱结构的RF LDMOS,该结构改善了表面电场分布,从而提高了器件的击穿电压。通过silvaco器件模拟软件对该结构进行验证,并对器件的掺杂浓度、阱宽、阱深、栅长进行优化,结果表明,在保证LDMOS器件参数不变的条件下,采用深阱工艺可使其击穿电压提升50%以上。<br /> <img alt="" src="http://dl.eeworm.com/

理解和应用数字电位器

描述了数字电位器工作原理、特点、分类及广泛应用,阐述了与机械电位器相比,数字电位器的优点,同时也描述了数字电位器AD5272内部电路结构,在此基础上进一步提出了对数字电位器AD5272应用电路系统的设计。结果表明,在低成本的前提下,将数字电位器的性能及应用充分展示,同时验证了数字电位器更为经济实用。<br /> <img alt="" src="http://dl.eeworm.com/ele/i

线性及逻辑器件选择指南

<P>绪论 3<BR>线性及逻辑器件新产品优先性<BR>计算领域4<BR>PCI Express&reg;多路复用技术<BR>USB、局域网、视频多路复用技术<BR>I2C I/O扩展及LED驱动器<BR>RS-232串行接口<BR>静电放电(ESD)保护<BR>服务器/存储10<BR>GTL/GTL+至LVTTL转换<BR>PCI Express信号开关多路复用<BR>I2C及SMBus接口<B

过采样精确重构余弦调制滤波器组的设计

本文首先推导出过采样滤波器组精确重构的条件,由于此时所需的约束条件数比临界采样时少,因而可以设计出频域衰减特性更好的滤渡器组 然后提出了精碲重梅约束条件下原壅低通滤波器的一种新的设计方法.采用矢量的二次型约束优化算法。谈算法优化方便,收敛速度快.与其它方法相比,滤渡器的阻带衰减大。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094

平行耦合微带线带通滤波器的设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">平行耦合微带线带通滤波器在微波电路系统中广泛应用。为了提高带通滤波器性能,缩短设计周期,采用奇偶模原理分析与ADS(Advanced Design System)仿真相结合的方法,设计出一个中心频率为2.5 GHz,相

ARBOR彩票机解决方案

<P><FONT style="BACKGROUND-COLOR: #cbe9cf">随着我国社会经济的高速发展,各项体育活动和福利事业受到人们越来越多的关注和重视,为筹集社会公交资金,推动发展公益事业,体育和福利彩票先后应运而生.</FONT></P>

虚拟维修技术综述

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">近年来,虚拟现实技术蓬勃发展,由此带来了装备维修领域的重大革新,即虚拟维修技术。在维修训练和维修性设计分析领域,虚拟维修技术的研究取得了一系列重大进展,

C波段介质振荡器的研究与设计

利用负阻原理设计了5.9 GHz介质振荡器(DRO),采用HFSS软件对介质谐振块(DR)进行三维仿真,应用Agilent公司的ADS软件对DRO进行了优化设计和非线性分析,用该方法制作的并联反馈式DRO性能良好,输出功率为10 dBm,相位噪声达到-100 dBc/Hz@10 kHz,-124 dBc/Hz@100 kHz。<br /> <img alt="" src="http://dl.ee

基于帧间差分与模板匹配相结合的运动目标检测

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">基于图形处理器单元(GPU)提出了一种帧间差分与模板匹配相结合的运动目标检测算法。在CUDA-SIFT(基于统一计算设备架构的尺度不变特征变换)算法提取图像匹配特征点的基础上,优化随机采样一致性算法(RANSAC)剔除

SMT生产线贴片机负荷均衡优化

摘要:采用表面组装技术(surface mountt echnology,SMT)进行印制板级电子电路组装是当代组装技术发展的主流。典型的SMT生产线是由高速机和多功能机串联而成,印制电路板(printed circuit board,PCB)上的元器件在贴片机之间的负荷均衡优化问题是SMT生产调度的关键问题。以使贴片时间与更换吸嘴时间之和最大的工作台生产时间最小化为目标构建了负荷均衡模型,开发了

CMOS工艺多功能数字芯片的输出缓冲电路设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">为了提高数字集成电路芯片的驱动能力,采用优化比例因子的等比缓冲器链方法,通过Hspice软件仿真和版图设计测试,提出了一种基于CSMC 2P2M 0.6 &mu;m CMOS工艺的输出缓冲电路设计方案。本文完成了系统的