符号同步

共 28 篇文章
符号同步 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 28 篇文章,持续更新中。

在AD9981上实现自动失调功能

<div> AD9981是首款集成自动失调功能的显示电子器件(DEPL)。自动失调功能通过计算所需的失调设置来工作,从而在箝位期间产生给定的输出代码。当自动失调使能时(寄存器0x1B:5 = 1),寄存器0x0B-0x10的设置由自动失调电路用作期望的箝位代码(或目标代码),而非失调值。电路会在箝位后(但仍在&ldquo;后肩&rdquo;期间)输出代码和目标代码作比较,然后上调或下调失调以进行

基于Multisim的计数器设计仿真

<span id="LbZY">计数器是常用的时序逻辑电路器件,文中介绍了以四位同步二进制集成计数器74LS161和异步二-五-十模值计数器74LS290为主要芯片,设计实现了任意模值计数器电路,并用Multisim软件进行了仿真。仿真验证了设计的正确性和可靠性,设计与仿真结果表明,中规模集成计数器可有效实现任意模值计数功能,并且虚拟仿真为电子电路的设计与开发提高了效率。<br /> <img a

STD标准中信号模型同步和门控机制研究

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">随着对IEEE1641标准研究的逐渐深入,信号的构建成为了研究重点。对信号模型进行同步和门控控制,可以影响到TSF(测试信号框架)模型的输出,从而达到控制

基于FPGA的全新数字化PCM中频解调器设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">为了对中频PCM信号进行直接解调,提出一种全新的数字化PCM中频解调器的设计方法。在实现过程中,采用大规模的FPGA芯片对位帧同步器进行了融合,便于设备的集成化和小型化。这种新型的中频解调器比传统的基带解调器具有硬件成

时钟分相技术应用

<p> 摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br /> 关键词: 时钟分相技术; 应用<br /> 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203<br /> 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br /> 性能。尤其现代电子系统对性

多制式数字视频信号转换电路的开发实践

<p> &nbsp;</p> <div> 介绍了多制式数字视频信号转换电路的实验设计。其主要功能是对模拟视频信号进行解码和数字化,并作隔行/逐行转换、尺度变换、帧频转换等处理,同时为PDP整机提供行、场同步信号以及消隐和时钟信号等。

三态门总线传输电路的Multisim仿真方案

<span id="LbZY">基于探索仿真三态门总线传输电路的目的,采用Multisim10仿真软件对总线连接的三态门分时轮流工作时的波形进行了仿真实验测试,给出了仿真实验方案,即用Multisim仿真软件构成环形计数器产生各个三态门的控制信号、用脉冲信号源产生各个三态门不同输入数据信号,用Multisim仿真软件中的逻辑分析仪多踪同步显示各个三态门的控制信号、数据输入信号及总线输出信号波形,结

液压传动自学手册

<p> 液压传动系统的组成部分,液压传动图形符号,液压传动的优缺点,液压传动的发展历史。</p>

运行多个过采样数据转换器的方法

本文将以ADS1252 ADC为例介绍在使用过采样数据转换器设计同步取样系统时需要考虑到的一些因素。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-120320140GCR.jpg" />

一种改进的基于时间戳的空间音视频同步方法

<span id="LbZY">空间多媒体通信过程中存在的不可预测的分组数据丢失、乱序,可变的链路传输及处理时延抖动以及收发端时钟不同步与漂移等问题,这可能导致接收端在对音视频数据进行显示播放时产生音视频不同步现象。为了解决此问题,提出了一种改进的基于时间戳的空间音视频同步方法,该方法采用一种相对时间戳映射模型,结合接收端同步检测和缓冲设计,能够在无需全网时钟和反馈通道的情况下,实现空间通信中的音

一种载波同步锁相环设计方案

<p> 研究了一种利用corid 算法的矢量及旋转模式对载波同步中相位偏移进行估计并校正的方法.设计并实现了基于corid 算法的数字锁相环.通过仿真验证了设计的有效性和高效性.</p> <p> <img alt="" src="http://dl.eeworm.com/ele/img/177094-1202091A23D44.jpg" style="width: 488px; height:

模拟集成电路原理与设计

本讲<BR>研究模拟电路的重要性<BR>模拟电路设计的难点<BR>研究AIC的重要性<BR>研究CMOS AIC的重要性<BR>电路设计一般概念<BR>抽象级别<BR>健壮性设计<BR>符号约定

很全面电气图形符号标准

很全的图形表示

理想的电压反馈型(VFB)运算放大器

<p> &nbsp;</p> <div> 运算放大器是线性设计的基本构建模块之一。在经典模式下,运算放大器由两个输入引脚和一个输出引脚构成,其中一个输入引脚使信号反相,另一个输入引脚则保持信号的相位。运算放大器的标准符号如图1所示。其中略去了电源引脚,该引脚显然是器件工作的必需引脚。

同步多个1 GSPS直接数字频率合成器AD9910

多个DDS器件同步后,就可以在多个频率载波实现相位和幅度的精确数字调谐控制。这种控制在雷达应用和用于边带抑制的正交(I/Q)上变频中很有用。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/31-130201155531143.jpg" style="width: 399px; height: 398px; " /><br />

数字电路设计中部分常见问题解析

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.909090042114258px; ">借助一个双向计时器的设计电路,以举例的形式对数字电路设计中3个方面的常见问题进行了较为详尽地分析,并提出了一些见解,即针

世界最新晶体管代换手册

<P>世界最新晶体管代换手册</P> <P><FONT color=#222222><IMG src="http://dl.eeworm.com/ele/img/200871817151911042.jpg" border=0></FONT></P> <P><FONT color=#222222>一、半导体器件型号命名法<BR>二、手册中使用的缩略语<BR>三、晶体管参数符号及其说明<BR>四、晶

Fanuc系统数控车床设置工件零点常用方法

<p> 主轴控制回路为位置闭环控制,主轴电机的旋转与攻丝轴(Z轴)进给完全同步,从而实现高速高精度攻丝。</p> <p> <img alt="" src="http://dl.eeworm.com/ele/img/319641-12011616352U06.jpg" style="width: 372px; height: 273px" /></p>

使用时钟PLL的源同步系统时序分析

使用时钟PLL的源同步系统时序分析<BR>一)回顾源同步时序计算<BR>Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup Time<BR>Hold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew

在AD9980上实现自动失调功能

<div> AD9980集成自动失调功能。自动失调功能通过计算所需的失调设置来工作,从而在箝位期间产生给定的输出代码。当自动失调使能时(寄存器0x1B:5 = 1),寄存器0x0B至0x10的设置由自动失调电路用作期望的箝位代码(或目标代码),而非失调值。电路会在箝位后(但仍在后沿箝位期间)对比输出代码和目标代码,然后上调或下调失调以进行补偿。在自动失调模式下,目标代码为11位二进制补码字,并将