虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

硬件中断

向量中断即中断源的识别标志,可用来存放中断服务程序的入口地址或跳转到中断服务程序的入口地址。
  • 单片机的中断实验

    单片机的中断实验,其中有硬件仿真及软件编程,所用到是软件是PROTEUS 和KEIL

    标签: 单片机 中断 实验

    上传时间: 2017-03-09

    上传用户:JIUSHICHEN

  • 使用硬件I2C对E2PROM进行操作

    使用硬件I2C对E2PROM进行操作,利用中断方式操作。

    标签: E2PROM I2C 硬件 操作

    上传时间: 2013-12-13

    上传用户:牛布牛

  • 基于s3c2410硬件的 U-boot代码

    基于s3c2410硬件的 U-boot代码,包括中断,LCD,及MMU等

    标签: s3c2410 U-boot 硬件 代码

    上传时间: 2017-03-29

    上传用户:lizhizheng88

  • 基于51单片机的带时间显示和紧急控制的交通灯的设计。 此程序在硬件上调试通

    基于51单片机的带时间显示和紧急控制的交通灯的设计。 此程序在硬件上调试通,用定时器1延时,外部中断0接紧急控制,R0为100MS延时常数,R2为状态延时常数,8279控制数码管显示时间,用P1口控制双色灯

    标签: 51单片机 控制 交通灯 程序

    上传时间: 2013-12-23

    上传用户:wang0123456789

  • 使用硬件I2C对ZLG7290进行操作

    使用硬件I2C对ZLG7290进行操作,利用中断方式操作。

    标签: 7290 I2C ZLG 硬件

    上传时间: 2017-05-29

    上传用户:凌云御清风

  • Bycore是一个嵌入式操作系统内核。Bycore包括内存管理、任务管理、中断管理、任务互斥、同步与通信管理等功能。Bycore全部由C语言完成

    Bycore是一个嵌入式操作系统内核。Bycore包括内存管理、任务管理、中断管理、任务互斥、同步与通信管理等功能。Bycore全部由C语言完成,只有少量的与硬件有关的代码由汇编代码完成。Bycore支持64优先级的多任务管理,任务数量由实际的内存大小决定。Bycore是一个抢占式的内核,任务间的切换时间确定,使得用户可以完全确定任务的切换时机。内存管理采用一种全新的算分配策略,兼顾了分配速度、管理简单、利用率高等特点。为便于移植,只需要简单修改Bycore提供的几个函数即可。另外,Bycore提供了一套简单的机制完成对中断的管理,应用程序只需关注一个逻辑的中断,然后指定中断处理函数,Bycore在中断发生时,中断处理函数就能被回调。

    标签: Bycore 嵌入式操作系统 内核 内存管理

    上传时间: 2014-10-14

    上传用户:钓鳌牧马

  • STM32F030C8T6 单片机+DM9051以太网RJ45模块ALTIUM设计硬件原理图+PCB

    STM32F030C8T6 单片机+DM9051以太网RJ45模块ALTIUM设计硬件原理图+PCB+封装库文件,采用4层板设计,板子大小为5046x28mm,双面布局布线,包括完整的原理图和PCB文件,可以用Altium Designer(AD)软件打开或修改,可作为你产品设计的参考。DM9051NP SPI接口网卡芯片是为了方便MCU单片机系统进行以太网通信而开发出的解决方案。DM9051NP芯片是带有行业标准串列外设接口(Serial Peripheral Interface,SPI)的独立以太网控制器。DM9051NP符合IEEE 802.3 规范,它还支持以DMA 模式来传输,以实现资料传送快速。DM9051NP通过1个中断引脚和SPI接口来进行与主控制器/MCU单片机的通信,资料传输规格为10/100 M。

    标签: stm32 单片机 dm9051 以太网

    上传时间: 2022-01-21

    上传用户:

  • 基于AES算法的数据加密与解密硬件设计

    21世纪是信息快速发展的时代,随着计算机网络的应用越来越广泛,网络安全也逐渐成为人们普遍关注的课题。可以预言,今后的社会将进入全面的网络时代和信息共享时代,因此,网络安全极其重要,只有安全的网络才能保证网络生活能够有序进行、网络系统不遭破坏、信息不被窃取、网络服务不被非法中断等。为了保证计算机网络的可靠性、可用性、完整性、保密性和真实性等安全性,不仅要保证计算机网络设备安全和计算机网络系统安全,还要保护数据的安全。对数据实施安全的加密算法是保护数据安全的有效手段。AES(advanced encryption standard)是美国国家标准和技术研究所宣布采用的高级加密标准,可以预测,AES在今后很长的一段时间内将会在信息安全中扮演重要的角色,因此对AES算法实现的研究成为国内外的热点,它将会在信息安全领域得到广泛的应用。AES在实现方面具有速度快、可并行处理、对处理器的结构无特殊要求,算法设计相对简单,分组长度可以改变,而且具有很好的可扩充性。AES算法的这些特点使得选用FPGA来实现AES算法具有很好的优越性,本文就是针对AES算法的FPGA实现进行研究。本文介绍了用FPGA实现AES算法所用的开发工具、开发语言和所选用的芯片,还具体介绍了AES算法的硬件实现方式,在此基础上,着重阐述了AES算法FPGA实现的总体设计框图,并对各个部分的设计分别给与介绍,给出了实现加密解密的时序仿真和设计结果。

    标签: AES算法 数据加密

    上传时间: 2022-06-18

    上传用户:shjgzh

  • VHDL硬件描述语言与数字逻辑电路设计

    VHDL硬件描述语言与数字逻辑电路设计

    标签: VHDL 硬件描述语言 数字逻辑 电路设计

    上传时间: 2013-05-19

    上传用户:eeworm

  • STM32硬件设计注意事项

    STM32硬件设计注意事项

    标签: STM 32 硬件设计 注意事项

    上传时间: 2013-05-16

    上传用户:eeworm