搜索结果
找到约 21,506 项符合
直接数字频率合成 的查询结果
按分类筛选
学术论文 直接数字频率合成研究及其FPGA实现
本文首先介绍了直接数字频率合成技术(DDS)的基本原理、体系结构及工作过程,然后针对其关键部分进行了优化,即采用函数近似法对存储表结构(LUT)进行了优化,使存贮位数大大缩小,并提出了一种杂散抑制技术的运用,即相位抖动技术。在对直接数字频率合成(DDS)方法产生的信号进行理论分析的过程中,用matlab进行编程仿真 ...
教程资料 直接数字频率合成(Direct Digital Fraquency Synthesis,即DDFS
直接数字频率合成(Direct Digital Fraquency Synthesis,即DDFS,一般简称DDS)是从相位概念出发直接合成所需要波形的一种新的频率合成技术。
VHDL/FPGA/Verilog 讲述了dds直接数字频率合成的基本原理
讲述了dds直接数字频率合成的基本原理,同时用VHDL语言编写dds原代码用于生成正弦波,并在ISE开发平台进行仿真和MATLAB验证正弦波输出结果
单片机开发 本系统基于直接数字频率合成技术;以凌阳SPCE061A单片机为控制核心;采用宽带运放AD811和AGC技术使得50Ω负载上峰值达到6V±1V;由模拟乘法器AD835产生调幅信号;由数控电位器程控调制度
本系统基于直接数字频率合成技术;以凌阳SPCE061A单片机为控制核心;采用宽带运放AD811和AGC技术使得50Ω负载上峰值达到6V±1V;由模拟乘法器AD835产生调幅信号;由数控电位器程控调制度;通过单片机改变频率字实现调频信号,最大频偏可控;通过模拟开关产生ASK、PSK信号。系统的频率范围在100Hz~12MHz,稳定度优于10-5,最 ...
其他 直接数字频率合成技术在通信领域的应用,尤其在雷达导航上发挥了极大作用.
直接数字频率合成技术在通信领域的应用,尤其在雷达导航上发挥了极大作用.
通讯编程文档 基于可编程逻辑器件CPLD和直接数字频率合成技术(DDS)的三相多波形函数发生器
基于可编程逻辑器件CPLD和直接数字频率合成技术(DDS)的三相多波形函数发生器
VHDL/FPGA/Verilog FPGA上的VERILOG语言编程。通过查找表实现直接数字频率合成。在主控部分通过键盘选择正弦波
FPGA上的VERILOG语言编程。通过查找表实现直接数字频率合成。在主控部分通过键盘选择正弦波,方波,三角波,斜波,以及四种波形的任意两种的叠加,以及四种波形的叠加;通过控制频率控制字C的大小,以控制输出波形频率,实现1Hz的微调;通过地址变换实现波形相位256级可调;通过DAC0832使波形幅值256级可调;通过FPGA内部RA ...
系统设计方案 摘要:介绍了基于可编程逻辑器件CPLD和直接数字频率合成技术(DDS)的三相多波形函数发生器的基本原理
摘要:介绍了基于可编程逻辑器件CPLD和直接数字频率合成技术(DDS)的三相多波形函数发生器的基本原理,并在此基础上给出了基于CPLD的各模块设计方法及其VHDL源程序
单片机开发 基于MCU51与直接数字频率合成芯便AD9850产生5HZ正弦波源程序
基于MCU51与直接数字频率合成芯便AD9850产生5HZ正弦波源程序
单片机开发 直接数字频率合成(DDS)程序,使用adc9851芯片
直接数字频率合成(DDS)程序,使用adc9851芯片