虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

电磁软件仿真

  • 卷积编码和维特比译码的FPGA实现

    由于其很强的纠错性能和适合硬件实现的编译码算法,卷积编码和软判决维特比译码目前已经广泛应用于卫星通信系统。然而随着航天事业的发展,卫星有效载荷种类的增多和分辨率的不断提高,信息量越来越大。如何在低信噪比的功率受限信道条件下提高传输速率成为目前亟待解决的问题。本论文结合在研项目,在编译码算法、编译码器的设计与实现、编译码器性能提高三个方面对卷积编码和维特比译码进行了深入研究,并进一步介绍了使用VHDL语言和原理图混合输入的方式,实现一种(7,3/4)增信删余方式的高速卷积编码器和维特比译码器的详细过程;然后将设计下载到XILINX的Virtex2 FPGA内部进行功能和时序确认,最终在整个数据传输系统中测试其性能。本文所实现的维特比译码器速率达160Mbps,远远高于目前国内此领域内的相关产品速率。 首先,论文具体介绍了卷积编码和维特比译码的算法,研究卷积码的各种参数(约束长度、生成多项式、码率以及增信删余等)对其译码性能的影响;针对项目需求,确定卷积编码器的约束长度、生成多项式格式、码率和相应的维特比译码器的回归长度。 其次,论文介绍了编解码器的软、硬件设计和调试一根据已知条件,使用VHDL语言和原理图混合输入的方式设计卷积编码和维特比译码的源代码和原理图,分别采用功能和电路级仿真,确定卷积编码和维特比译码分别需要占用的资源,考虑卷积编码器和维特比译码器的具体设计问题,包括编译码的基本结构,各个模块的功能及实现策略,编译码器的时序、逻辑综合等;根据软件仿真结果,分别确定卷积编码器和维特比译码器的接口、所需的FPGA器件选型和进行各自的印制板设计。利用卷积码本身的特点,结合FPGA内部结构,采用并行卷积编码和译码运算,设计出高速编译码器;对软、硬件分别进行验证和调试,并将验证后的软件下载到FPGA进行电路级调试。 最后,论文讨论了卷积编码和维特比译码的性能:利用已有的测试设备在整个数据传输系统中测试其性能(与没有采用纠错编码的数传系统进行比对);在信道中加入高斯白噪声,模拟高斯信道,进行误码率和信噪比测试。

    标签: FPGA 卷积 编码 译码

    上传时间: 2013-04-24

    上传用户:mingaili888

  • 单片机控制直流电机

    目前见到的许多关于直流电机的测速与控制类文献中,以研究无刷直流电机较多,采用PID算法,PWM调速的居多。这些文献所采用的控制器一般都是Motorola公司的MC33035,MICROLlinear公司的ML4425/4428,诸如Infineon的嵌入式单片机C504或采用通用的PWM芯片如SG3524、TL494等。采用这些ASIC芯片,虽然能实现直流电机的无级调速,但还存在一些问题,如无法与计算机直接接口,许多较为复杂的控制算法无法在不增加硬件成本的情况下实现,控制器的人机界面不理想。总的来讲,控制器的智能化程度不高,可移植性差。虽然采用PWM芯片来实现电机无级调速的方案成本较低,但当控制器针对不同的应用场合增加多种附加功能时,其灵活性不够,而且反而增加硬件的成本。还有一些使用PLC控制器或高档处理器芯片(如DSP器件)的文献,它们虽然具有较高的控制性能,但由于这些高档处理器价格过高,需要更多的外围器件,因此也不具备在通常情况下大规模使用的条件。 从发展趋势上看,总体的研究方向是提出质量更高的算法和调速方案,以及在考虑成本要求的前提下选择适合这种算法的核心控制器。 在研究方法上,有的采用软件仿真,从理论作深入的研究;有的通过实践总结提出一些具有使用价值的实践方法。其中常见的有PID算法,模糊PID算法,结合神经算法的PID算法等;在调速方案上,有采用普通的PWM调速,也有特殊PWM(PWM-ON-PWM)调速以及其它调速方式。另外电机转速测量方案通常有光电式和磁电式,也有用超声波测量的方案。 直流电机,尤其是永磁直流无刷直流电机(PM-BLDC),由于其固有的许多特点,在加上我国的稀土资源丰富,被众多电机专家认为是21世纪的新型换代产品。随着半导体集成电路,电力电子器件,控制原理和稀土材料工业的发展,可以预见这种产品必然会逐步取代传统结构的交流电动机加变频调速器的模式,近年来已广泛应用于家电、汽车、数控机床、机器人等更多的领域。

    标签: 单片机控制 直流电机

    上传时间: 2013-06-25

    上传用户:坏天使kk

  • CCS上FFT运算的实现

    · 摘要:  FFT运算足数亨信号处理技术的基础,DSP经常要用到FFT的运算,但FFT算法程序的编定调试费时费力.TI公司提供了以TMS320C28x系列芯片为基础的CCS FFT Library库函数,该库函数专门用于FFT运算,使在TMS320C28x系列芯片上实现FFT变得容易,本文就在CCS软件仿真器模式情况下对FFT Library库函数进行介绍并就使用方法进行说明.

    标签: CCS FFT 运算

    上传时间: 2013-05-21

    上传用户:cwyd0822

  • FPGA实现频率合成的技术,含软硬件设计

    尽管频率合成技术已经经历了大半个世纪的发展史,但直到今天,人们对\\r\\n它的研究仍然在继续。现在,我们可以开发出输出频率高达IG的DDS系统,\\r\\n武汉理工大学硕士学位论文\\r\\n已能满足绝大多数频率源的要求,集成DDS产品的信噪比也可达到75dB以上,\\r\\n已达到锁相频率合成的一般水平。电子技术的发展己进入数字时代,模拟信号\\r\\n数字化的方法也是目前一个热门研究课题,高速AD、DA器件在通信、广播电\\r\\n视等领域的应用越来越广泛。本次设计完成了软件仿真和硬件实现,对设计原

    标签: FPGA 频率合成 软硬件设计

    上传时间: 2013-08-21

    上传用户:asdkin

  • 附件中资料时模拟时钟方面的信息

    附件中资料时模拟时钟方面的信息,可用单片机仿真软件仿真。

    标签: 附件 模拟 时钟 方面

    上传时间: 2013-08-26

    上传用户:marten

  • 滤波器设计 贾宝富

    滤波器设计理论与简单的软件仿真

    标签: 滤波器设计

    上传时间: 2013-11-14

    上传用户:qimingxing130

  • 基于新型CCCII电流模式二阶带通滤波器设计

    针对传统第二代电流传输器(CCII)电压跟随不理想的问题,提出了新型第二代电流传输器(CCCII)并通过采用新型第二代电流传输器(CCCII)构成二阶电流模式带通滤波器,此滤波器只需使用2个电流传输器和2个电容即可完成设计。设计结构简单,其中心频率可由电流传输器的偏置电流控制。利用HSpice软件仿真分析并验证了理论设计的准确性和可行性。

    标签: CCCII 电流模式 二阶 带通滤波器设计

    上传时间: 2013-11-15

    上传用户:jqy_china

  • 波形及序列信号发生器设计

    设计由555、移位寄存器、D/A转换器、PLD等器件构成的多路序列信号输出和阶梯波输出的发生器电路,重点学习555、D/A转换器及可编程逻辑器件的原理及应用方法。用Proteus软件仿真;实验测试技术指标及功能、绘制信号波形。

    标签: 波形 序列信号 发生器

    上传时间: 2013-11-03

    上传用户:crazyer

  • CMOS工艺多功能数字芯片的输出缓冲电路设计

    为了提高数字集成电路芯片的驱动能力,采用优化比例因子的等比缓冲器链方法,通过Hspice软件仿真和版图设计测试,提出了一种基于CSMC 2P2M 0.6 μm CMOS工艺的输出缓冲电路设计方案。本文完成了系统的电原理图设计和版图设计,整体电路采用Hspice和CSMC 2P2M 的0.6 μm CMOS工艺的工艺库(06mixddct02v24)仿真,基于CSMC 2P2M 0.6 μm CMOS工艺完成版图设计,并在一款多功能数字芯片上使用,版图面积为1 mm×1 mm,并参与MPW(多项目晶圆)计划流片,流片测试结果表明,在输出负载很大时,本设计能提供足够的驱动电流,同时延迟时间短、并占用版图面积小。

    标签: CMOS 工艺 多功能 数字芯片

    上传时间: 2013-10-09

    上传用户:小鹏

  • X波段低相噪跳频源的设计

    结合直接数字频率合成(DDS)和锁相环(PLL)技术完成了X波段低相噪本振跳频源的设计。文章通过软件仿真重点分析了本振跳频源的低相噪设计方法,同时给出了主要的硬件选择和详细电路设计过程。最后对样机的测试结果表明,本方案具有相位噪声低、频率控制灵活等优点,满足了实际工程应用。

    标签: X波段 跳频源

    上传时间: 2013-11-12

    上传用户:jiwy