《电子技术基础(数字部分)》是根据国家教育部最新制定的《高职、高专教育数字电子技术基础课程教学基本要求》,结合多年教学改革与实践的基础进行编写的。《电子技术基础(数字部分)》着重物理概念和基本原理的阐述,避免繁琐的理论推导。在文字上,力求通俗易懂,便于自学。在内容上删减了陈旧的、冗余的内容,减少内部电路分析,理论联系实际,突出工程应用;增加中、大规模集成电路内容并适当介绍可编程逻辑器件PLD。 全书共八章,包括数字逻辑基础、逻辑门电路、组合逻辑电路、集成触发器、时序逻辑电路、脉冲波形的产生与整形、A/D及D/A转换器、大规模集成电路等内容,并有与内容配合的思考题和习题。 《电子技术基础(数字部分)》可作为全国招收初中五年制高职和中等专业学校工科电工类专业的教材,也可供相近专业的师生和工业技术人员参考。
上传时间: 2013-04-24
上传用户:brucewan
TTCAN协议在CAN协议基础之上,将事件触发机制与实时性更高的时间触发机制相结合,提高了网络实时性,满足对安全性要求苛刻的实时系统以及总线日益增长的信息负载的需求;同时,CAN总线技术的基础为TTCAN总线技术研究奠定了很好的软硬件支持条件。 论文首先介绍了TTCAN协议的通讯原理、软硬件环境的建立和总线网络性能的测试方法。 按照ISO11898-4标准的要求,在自主研发的CAN总线实时仿真系统上结合软件编程能够实现TTCAN协议的时间触发通讯功能,使整个系统成为具有时间触发功能的TTCAN总线通讯网络,得到网络要采用TTCAN协议通讯时各ECU必须具备稳定可靠的本地时钟和相应的时钟同步和计数机制的结论。 结合混合动力电动汽车动力系统对采用TTCAN协议通讯时的网络性能进行了测试和分析,结果表明,TTCAN网络中周期型消息的实时性不受网络中其他消息的影响,时间触发通讯方式和系统矩阵的调度安排在一定程度上减少了总线上消息间的冲突,提高了网络实时性和总线带宽利用率。 对比分析同等条件下TTCAN总线网络和CAN总线网络的性能,TTCAN协议能够保证网络总线在高峰值负载的情况下网络的实时性。 研究了对TTCAN总线网络中time master(时间主节点)和reference message(参考消息)进行故障诊断和容错的方法,通过实验验证了采用冗余的方式能够保证当前时间意义上的主节点和参考消息故障情况下整个网络的性能不受影响,提高故障情况下网络的可靠性。
上传时间: 2013-04-24
上传用户:refent
自上世纪初以来,电力发电、输配电系统都是三相系统。因此,大多数电机调速系统都是由三相电机与三相变频器构成的。但是目前三相电机的地位已经受到一定的挑战,一是在低压大功率的传动场合,二是在对系统可靠性要求很高的场合。而多相电机调速系统除了可以用低压功率器件实现大功率等级外,具有多相冗余结构使调速系统的可靠性得以改善。因此,多相电机调速系统的研究受到日益广泛的关注。 和常规的三相感应电机相比多相感应电机有着许多优点,例如多相感应电机在一相或多相定子绕组开路和短路时仍然可以起动或继续运行,转矩脉动小,转子损耗小,运行性能好,可以在不提高相电压的情况下增加电机的容量,比较适合应用于舰艇推进系统等方面。 本文在传统的三相电机调速系统的基础上,致力于研究多相电机调速系统,以多相感应电机为主要研究对象,进行了深入的研究,主要包括以下几个方面: 1、对多相电机调速系统作了较为全面的综述,介绍了多相电机调速系统的特点和国内外研究现状。 2、研究了多相感应电机的基本结构。从电机的绕组连接方式入手,对多相感应电机进行了谐波分析,从理论上证明了多相电机相对于三相电机在减小谐波含量方面的优越性,同时探讨了多相感应电机的数学模型。 3、在三相感应电机电磁设计程序的基础上整理推导了多相感应电机的电磁设计程序,并用Visual C++编程语言开发了多相感应电机的电磁设计软件。 4、对多相感应电机的电磁场进行了详细的分析,运用电磁场有限元分析软件Maxwell 2D对本论文中的样机的瞬态磁场进行分析,分析结果同用VC所编写的电磁设计程序的计算结果进行比较,验证了所设计样机数据的合理性。
上传时间: 2013-07-30
上传用户:是王洪文
随着变电站自动化、通信和微电子等技术的快速发展,在变电站自动化系统领域出现了大量基于微处理器/控制器的智能电子设备,变电站自动化的水平在不断提高,系统集成成为趋势。在这一发展过程中,互操作性差已经开始成为“瓶颈”问题,即不同厂商或同一厂商在不同时期的智能电子设备采用的网络和通信协议可能不相同,使得智能电子设备之间需要协议转换才能集成到一个变电站系统,从而增加了系统的成本和复杂性,影响了系统的实时性和可靠性。为了解决这个问题并适应将来快速更新的计算机和通信技术,国际电工委员会于2005年正式颁布了关于变电站自动化网络通信的国际标准IEC61850。本文围绕基于IEC61850的变电站网络通信和符合该标准的智能电子设备网络通信装置的实现展开研究,分为IEC61850标准的体系分析和具体模型的构建、基于IEC61850的通信网络的特征及规划、变电站通信网络数据流建模及网络通信性能仿真、符合该标准的智能电子设备网络通信装置的设计几部分。 IEC61850是一套完备的、面向未来的变电站通信网络与系统标准,本文首先介绍了其制定背景、结构体系和主要内容,分析了信息模型的内涵、技术特征和建模方法,并针对变电站中最为重要的两类模型--采样值报文传输模型和通用变电站事件传输模型进行了具体的模型构建和通信映射。 实现IEC61850通信的物理承载是以太网,本文首先通过对以太网的技术特征进行分析,得出其通信特性,然后研究和分析了变电站通信网络对环境、规模、安全性、可靠性和实时性等要求,其中对网络传输延时的特性进行了深入研究。在上述分析的基础上,对变电站通信网络进行了规划和构建,提出了使用适用的网络拓扑、报文加入优先级标签、采用基于多VLAN的节点分布规划和网络冗余等提高实时性和可靠性的改进措施。 区别于传统的以太网通信,变电站通信网络中存在多种数据流,是要进行特殊处理的。本文首先对基于IEC61850的变电站通信网络的数据流进行分析并划分类别,根据其特性建立了数学模型。然后归纳了网络模拟的一些技术和方法,并通过基于NS-2的网络模拟技术对变电站通信网络的性能进行了动态模拟,得出了相关的网络性能指标。模拟结果证明了使用交换式以太网、报文引入优先级标签和采用基于多VLAN的节点分布规划等提高实时性措施的正确性,有利于变电站的网络规划和建设以及智能电子设备通信装置的设计。 从现代电力系统的信号源开始,首先分析了电子式互感器数字接口的要求并建立数学模型,然后采用模块化的思想设计出相应的具体软/硬件,实现了基于IEC61850的电子式互感器数字接口的通信装置样机。在此基础上将此装置经过扩展和修改用于其他的智能电子设备的网络通信,使其具有广泛使用性和兼容性。最后设计了试验环境,通过测试验证了该样机的通信性能满足要求并具有较高的可靠性。
上传时间: 2013-07-08
上传用户:daguda
随着信息技术的飞速发展,数据吞吐量急剧增长,要求有更高的传输速度,来满足大量数据的传输,而原有的并行数据传输总线结构上存在自身无法克服的缺陷,在高频环境下容易串扰,而增大误码率。SATA串行总线技术应运而生。作为一种新型的总线接口,它提供了高达3.0Gbps的数据传输速率,使用8B/10B编码格式,采用LVDS NRZ串行数据传输方式,有良好的抗干扰性能,有更强的达到32位的循环冗余校验,并且提供了良好的物理接口特性,支持热拔插,代表着计算机总线接口技术的发展方向。FPGA作为一种低功耗的半导体器件,在高频工作环境中有优良的性能,将处理器与低功耗FPGA结合起来使用是数据存储应用的趋势,这样能够使得接口方案更加灵活。而在众多FPGA器件中,Xilinx公司的Virtex-4平台内部集成了PowerPC高性能处理器,并且其中提供了Rocket IO MGT这种嵌入式的多速率串行收发器,能够以6.25-622Mb/s的速度传送数据,并且支持包括SATA协议在内的多种串行通信协议。 本文从物理层、链路层、传输层分析了SATA1.0技术的接口协议,在此基础提出满足协议需求和适合FPGA设计的设计方案,并给出总体设计框图,依照FPGA的设计方法,采用Xilinx公司的Virtex-4设计了一个符合SATA1.0接口协议的嵌入式存储装置,实现数据的存储,仿真运行结果正常。
上传时间: 2013-04-24
上传用户:sz_hjbf
由于传统照明技术存在的种种弊端和能源的日益短缺,现代生产和生活的发展迫切需要一种高效节能、无污染、无公害的绿色照明技术取代传统照明技术。固体LED光源作为一种新型节能环保光源,显示出了巨大的发展潜力。 论文首先介绍了一种市电供电的两级变换的发光二极管冗余驱动电路,通过第一级电路将市电整流并稳压输出,供电给第二级N+1冗余DC/DC变换电路,通过电流型闭环反馈对负载输出恒定的电流电压。通过PSIM仿真软件进行分析,发现该电路不但输出稳定,而且具有很高的安全性。其次,论文对软开关变换技术进行了较为详细的介绍,分析讨论了适用于Buck电路的多种软开关变换方法,着重研究了零电压转换PWM变换器在LED驱动电路中的应用。论文的最后一部分结合太阳能发电技术分析了太阳能LED路灯系统的组成结构和工作原理,重点论述了太阳能路灯设计中太阳能组件最大功率跟踪、蓄电池安全高效充放电、LED灯具散热等问题,提出了一种新型的最大功率跟踪方法以及一种安全性较高的蓄电池供电方法。结合实际设计了一套太阳能LED路灯的参数以及组件选型,为实际设计太阳能LED路灯提供了部分理论依据。 关键词:LED;驱动冗余电路;软开关;太阳能LED路灯;最大功率跟踪;铅酸蓄电池;LED灯具散热
上传时间: 2013-05-23
上传用户:lijianyu172
光伏阵列是光伏系统的重要组成部分,它决定了光伏系统的发电量,同时也是光伏系统成本的主要部分。因此合理配置光伏阵列,提高光伏阵列的利用效率一直是光伏系统设计的研究重点,也是降低光伏系统发电成本的重要措施。本文采用了可变电子负载现场测试方法,设计并研制出基于Philips公司的LPC2214的光伏阵列测试仪样机。本文主要工作及创新在于: 1.在基于LPC2214测试控制部分的硬件电路设计中,为电压和电流的采样各设置了四路不同量程的采样通道。采样时系统自动选择最合适的量程,提高电压和电流大范围测量时的精度; 2.通过对系统进行一次预采样来确定光伏阵列的开路电压和短路电流。预采样的方法只需要使可变电子负载完成一次由阻值为零到阻值为无穷大的操作; 3.对测试得到的数据首先将电压值进行从小到大的升序重组,其对应的电流值采用lagrange中值法对进行数字滤波处理,从而消除由于偶然出现的脉冲性干扰所引起的采样值偏差; 4.对辅助电源、测试控制电路和液晶显示进行了一体化的设计,使光伏阵列特性的测量和显示可以在本测试仪上一次完成; 5.本测试仪样机可以利用光伏阵列的数学模型以及测量的实时数据对光伏阵列的特性曲线进行预估和分析。 通过对光伏阵列进行实际测量,得到的实验结果表明:该样机测试系统运行稳定、携带方便、测量精度较高、一次完整的测试只需14ms左右,测试速度快,并且测量得到的伏安特性可以在液晶上直接以曲线的形式显示,使测得的阵列特性更为直观,能满足工程应用的需要。
上传时间: 2013-04-24
上传用户:fairy0212
随着计算机及其外围设备的发展,传统的并行接口和串行接口在灵活性和接口扩展等方面存在的缺陷愈来愈不可回避,并逐渐成为计算机通信的瓶颈。在这种情况下,通用串行总线(Universal Serial Bus,USB)诞生了。USB由于具有传输速率高、价格便宜、使用方便、灵活性高、支持热插拔、接口标准化和易于扩展等优点,目前已经成为计算机外设接口的主流技术,在计算机外围设备和消费类电子领域正获得越来越多的应用。 @@ 本文基于USB2.0协议规范,设计了一款支持高速和全速传输的USB2.0设备控制器IP核。文中着重介绍了这款设备控制器IP核的设计和FPGA验证工作,详细研究并分析了USB2.0规范,根据规范提出了一种USB2.0设备控制器整体构架方案,描述了各个功能子模块硬件电路的功能及实现。从可重用的角度出发,对设备控制器模块进行优化设计,增加多个灵活的配置选项,根据不同的应用对硬件进行配置,使其在满足要求的情况下去除冗余电路,以减少占用面积和功耗,从而使其灵活地应用于各种USB系统。本文还研究了IP核的验证方法,并对所设计的USB2.0设备控制器建立了功能完备的ModelSim仿真验证环境,搭建了FPGA硬件验证平台,设计了具有AHB接口的设备控制器和带有8051的设备控制器,并分别在FPGA平台上进行了功能验证。 @@ 本文所设计的USB2.0设备控制器IP核可配置性高,使用者可以自由配置所需端点的个数以及每个端点类型等,可以集成于多种USB系统中,适于各类USB设备的开发。本课题所取得的成果为USB2.0设备类的研究和开发积累了经验,并为后来实验室某项目测试芯片的USB数据采集提供了参考方案,也为未来USB3.0接口IP核的开发和应用奠定了基础。 @@关键词USB2.0控制器;IP核;FPGA;验证
上传时间: 2013-06-30
上传用户:nanfeicui
本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先简要介绍了数字滤波器的基本原理和线性FIR数字滤波器的性质、结构,根据滤波器的性能要求选择窗函数、确定系数,在算法上为了满足数字滤波器的要求,对系数放大512倍并取整,并用Matlab对数字滤波器原理进行了证明。同时简述了EDA技术和FPGA设计流程。 其次,论文说明了FIR数字滤波器模块的划分,并用Verilog语言在Modelsim环境下进行了功能测试。对于数字滤波器系数中的-1,-2,4这些简单的系数乘法直接进行移位和取反,可以极大的节省资源和优化设计。而对普通系数乘法采用4-BANT(4bits-at-a-time)的并行算法,用加法累加快速实现了乘积的运算;另外,在本设计进行部分积累加时,采用舍取冗余位,主要是根据设计时已对系数进行了放大,而输出时又要将结果相应的缩小,所以在累加时,提前对部分积缩小,从而减少了运算量,从时间和资源上都得到了优化。 论文的最后分别用Modelsim和Quartus II进行了FIR数字滤波器的前仿真和后仿真,将仿真的结果和Matlab中原理验证时得到的理想值进行了比较,并对所产生的误差进行了分析。仿真结果表明:本16阶FIR数字滤波器设计能够实现截止频率为1MHz的低通滤波,并且工作频率可达150MHz以上。
上传时间: 2013-05-24
上传用户:qiaoyue
在信息化发展的当前,音视频等多媒体作为信息的载体,在社会生活的各个领域,起着越来越重要的作用。数字视频的海量性成为阻碍其应用的的瓶颈之一。在这种情况下,H.264作为新一代的视频压缩标准,以其高性能的压缩效率,成为备受关注的焦点和研究问题。H.264通过运动估计/运动补偿(MP/MC)消除视频时间冗余,对差值图像进行离散余弦变换(DCT)消除空间冗余,对量化后的系数进行可变长编码(VLC)消除统计冗余,获得了极高的压缩效率。随着嵌入式处理器性能的逐渐提升和3G网络即将商用的推动,H.264以其优秀的压缩性能,无论是无线信道传输方面,还是存储容量有限的嵌入式设备都具有广阔的应用前景。 但H.264在提升压缩性能的同时付出的代价是算法复杂度的成倍增加,实际应用中人们对视频解码的实时性要求严格,已出现的对应算法代码多基于PC通用处理器实现,而嵌入式设备的主频和处理能力仍然相对有限,存储容量相对较小,总线速率相对偏低,因此必须对标准对应算法进行优化移植,才能满足实际应用的需求。 本文在对H.264标准及其新特性进行详细介绍后,重点研究了在解码端如何针对解码耗时较多的模块进行改进,然后将算法移植到ARM平台,并针对平台特点作出相应优化,最后完成解码图象显示,并给出了测试结果。本文主要完成的工作如下: 详细分析了H.264的参考软件JM中解码流程,并利用测试工具分析了各模块耗时,针对耗时较多的模块如插值运算及去块滤波模块,提出了对应的改进算法并在H.264的参考软件JM86上进行了实现,PC测试实验证明了算法改进的优越性和运算优化的可行性。最后针对ARM平台,在对程序结构和对应代码进行优化之后,将其移植到WINCE系统之下,同时给出了WINCE平台解码后图象加速显示方法,并对最终测试结果与性能做出了评价。
上传时间: 2013-06-04
上传用户:shijiang