虫虫首页|资源下载|资源专辑|精品软件
登录|注册

电感磁珠

  • 嵌入式硬件电路设计实战36讲:时钟器件选型

    硬件设计中常见器件选型1. 电阻器件选型2. 电容器件选型3. 电感器件选型4. 磁珠器件选型5. 二极管器件选型6. BJT器件选型7. MOSFET器件选型8. 常用处理器选型9. 逻辑器件选型10. 时钟器件选型11. 电源芯片选型12. AD/DA器件选型13. 复位芯片选型14. ESD防护器件

    标签: 嵌入式 硬件电路 时钟器件

    上传时间: 2022-03-31

    上传用户:hbsun

  • 保险晶振继电器开关3D封装库lukougao

    这个封装库比较杂,包含除电阻电容电感以外的,我们常用的一些电子元器件。电池:CR1220和CR2032;贴片磁珠;整流桥:种类很齐全;保险管:贴片和直插均有;晶振:直插HC49、2*6、3*8等圆柱形,贴片0705等40种规格晶振;继电器:包括欧姆龙和松下一些常用的型号的继电器共36种,这个很难得的;变压器:EI35RJ11和RJ45网口;sd卡座;USB座:A,B,C型都有;拨码开关和按键:共90多种封装形式;

    标签: 继电器 3d封装

    上传时间: 2022-04-25

    上传用户:canderile

  • 车用CAN总线抗电磁干扰能力研究.rar

    本文主要围绕车用CAN总线抗电磁干扰能力进行了研究。 首先,在在参考国内外相关研究资料的基础上,依据FORD公司的ES-XW7T-1A278-AC电磁兼容标准、IS07637-3对非电源线的瞬态传导抗干扰测试标准和IS011452-4大电流注入(BCI)电磁兼容性标准,利用瑞士EMTEST公司的UCS-200M、CSW500D等设备,搭建了3个用于测试CAN总线抗干扰能力的实验平台。 在所搭建的测试平台上,着重从CAN总线通讯介质选择和CAN节点抗干扰设计两个方面进行了理论分析和对比实验研究,得出了当采用屏蔽双绞线和非屏蔽双绞线作为总线通讯介质时,影响其抗干扰能力的因素;当CAN总线节点采用的不同的物理层参数时,如光耦、共模线圈、磁珠、滤波电容、分裂端接电阻、不同的总线发送电平、不同的CAN收发器等,对CAN总线抗干扰能力的影响,给出了一些增强CAN节点电路抗干扰能力的建议及一种推荐电路。 最后提出了一种新的提高CAN总线抗干扰能力的方法,即通过把CAN总线的CANH和CANL数据线分别通过一个电阻连接到总线收发器的地和电源端,使总线的差分电平整体下拉,从而降低总线收发器对某些干扰引起的电平波动所产生的误判断以达到增强抗电磁干扰的目的。并在基于FORD公司的ES-XW7T-1A278-AC电磁兼容标准所搭建的CAN总线测试平台上进行实验,验证了其有效性。

    标签: CAN 车用 总线

    上传时间: 2013-06-19

    上传用户:zhang469965156

  • 隔离升压全桥DCDC变换器拓扑理论和控制技术研究.rar

    隔离升压DC-DC变换器在电动汽车、储能系统、可再生能源发电以及超导储能系统等领域有广阔的应用前景。本文以隔离升压全桥变换器(Isolated Boost Full Bridge Converter,简称IBFBC)为研究对象,针对隔离升压型变换器的拓扑结构、起动问题、隔离变压器漏感问题、软开关问题和输入电感磁复位问题等进行了系统深入的研究,解决了这一类拓扑所共有技术问题。 提出了隔离升压DC-DC变换器拓扑族,分析比较了各种拓扑的特点,确定了以IBFBC为研究对象。对IBFBC进行了详细的稳态分析和小信号建模分析,为其分析、设计和搭建实验平台提供了电路理论基础。 理论上分析了IBFBC起动时存在电流冲击的原因。提出了二种数字化软起动方案,该方案对主电路进行了改造,利用DSP能灵活产生PWM波的特点采用了新的控制策略,成功实现了该系统的软起动。 理论上分析了IBFBC隔离变压器漏感引起功率开关管关断电压尖峰的原因,采用了有源箝位的方法,有效的解决电压尖峰问题。提出了带有源箝位IBFBC的九种PWM控制策略,提出了一种控制型软PWM方法,在不增加主电路元器件的基础上,通过控制PWM的发生方法,实现了有源箝位功率开关管和桥臂功率开关管的零电压开通。 从理论上分析了IBFBC输入电感磁复位问题。在正常停机时提出了一种数字化软停止的方法,控制变换器由Boost工作状态逐渐过渡到Buck工作状态,让输入电感存储的能量逐渐释放掉,最后停止工作。对于故障保护停机,采用了绕组磁复位的方法,把输入电感设计成反激式变换器形式,突然停机时,电感中存储的能量通过反激式绕组释放到输出端,这样保护了变换器不会损坏。 给出了主电路关键器件参数的设计方法,设计了以DSP-TMS320F2407为核心的数字控制单元,编写了DSP控制程序和CPLD逻辑处理程序。研制了一台输出功率5KW,输入电压直流24V,输出电压直流300V的IBFBC,通过全面的性能实验验证了理论分析和仿真结果。 本文立足于IBFBC的关键技术要求,并充分考虑工程应用中的实际因素,进行了理论分析和实验研究,为实际系统方案设计提供理论依据,并已经在实际应用中得到验证。

    标签: DCDC 隔离 升压

    上传时间: 2013-04-24

    上传用户:lifevast

  • 电路板布局原则

    电路板布局………………………………………42.1 电源和地…………………………………………………………………….42.1.1 感抗……………………………………………………………………42.1.2 两层板和四层板………………………………………………………42.1.3 单层板和二层板设计中的微处理器地……………………………….42.1.4 信号返回地……………………………………………………………52.1.5 模拟数字和高压…………………………………………………….52.1.6 模拟电源引脚和模拟参考电压……………………………………….52.1.7 四层板中电源平面因该怎么做和不应该怎么做…………………….52.2 两层板中的电源分配……………………………………………………….62.2.1 单点和多点分配……………………………………………………….62.2.2 星型分配………………………………………………………………62.2.3 格栅化地……………………………………………………………….72.2.4 旁路和铁氧体磁珠……………………………………………………92.2.5 使噪声靠近磁珠……………………………………………………..102.3 电路板分区………………………………112.4 信号线……………………………………………………………………...122.4.1 容性和感性串扰……………………………………………………...122.4.2 天线因素和长度规则………………………………………………...122.4.3 串联终端传输线…………………………………………………..132.4.4 输入阻抗匹配………………………………………………………...132.5 电缆和接插件……………………………………………………………...132.5.1 差模和共模噪声……………………………………………………...142.5.2 串扰模型……………………………………………………………..142.5.3 返回线路数目……………………………………..142.5.4 对板外信号I/O的建议………………………………………………142.5.5 隔离噪声和静电放电ESD ……………………………………….142.6 其他布局问题……………………………………………………………...142.6.1 汽车和用户应用带键盘和显示器的前端面板印刷电路板………...152.6.2 易感性布局…………………………………………………………...15

    标签: 电路板 布局

    上传时间: 2013-10-10

    上传用户:dudu1210004

  • 印刷电路板设计原则

    减小电磁干扰的印刷电路板设计原则 内 容 摘要……1 1 背景…1 1.1 射频源.1 1.2 表面贴装芯片和通孔元器件.1 1.3 静态引脚活动引脚和输入.1 1.4 基本回路……..2 1.4.1 回路和偶极子的对称性3 1.5 差模和共模…..3 2 电路板布局…4 2.1 电源和地…….4 2.1.1 感抗……4 2.1.2 两层板和四层板4 2.1.3 单层板和二层板设计中的微处理器地.4 2.1.4 信号返回地……5 2.1.5 模拟数字和高压…….5 2.1.6 模拟电源引脚和模拟参考电压.5 2.1.7 四层板中电源平面因该怎么做和不应该怎么做…….5 2.2 两层板中的电源分配.6 2.2.1 单点和多点分配.6 2.2.2 星型分配6 2.2.3 格栅化地.7 2.2.4 旁路和铁氧体磁珠……9 2.2.5 使噪声靠近磁珠……..10 2.3 电路板分区…11 2.4 信号线……...12 2.4.1 容性和感性串扰……...12 2.4.2 天线因素和长度规则...12 2.4.3 串联终端传输线…..13 2.4.4 输入阻抗匹配...13 2.5 电缆和接插件……...13 2.5.1 差模和共模噪声……...14 2.5.2 串扰模型……..14 2.5.3 返回线路数目..14 2.5.4 对板外信号I/O的建议14 2.5.5 隔离噪声和静电放电ESD .14 2.6 其他布局问题……...14 2.6.1 汽车和用户应用带键盘和显示器的前端面板印刷电路板...15 2.6.2 易感性布局…...15 3 屏蔽..16 3.1 工作原理…...16 3.2 屏蔽接地…...16 3.3 电缆和屏蔽旁路………………..16 4 总结…………………………………………17 5 参考文献………………………17  

    标签: 印刷电路板 设计原则

    上传时间: 2013-10-23

    上传用户:18165383642

  • 电路板布局原则

    电路板布局………………………………………42.1 电源和地…………………………………………………………………….42.1.1 感抗……………………………………………………………………42.1.2 两层板和四层板………………………………………………………42.1.3 单层板和二层板设计中的微处理器地……………………………….42.1.4 信号返回地……………………………………………………………52.1.5 模拟数字和高压…………………………………………………….52.1.6 模拟电源引脚和模拟参考电压……………………………………….52.1.7 四层板中电源平面因该怎么做和不应该怎么做…………………….52.2 两层板中的电源分配……………………………………………………….62.2.1 单点和多点分配……………………………………………………….62.2.2 星型分配………………………………………………………………62.2.3 格栅化地……………………………………………………………….72.2.4 旁路和铁氧体磁珠……………………………………………………92.2.5 使噪声靠近磁珠……………………………………………………..102.3 电路板分区………………………………112.4 信号线……………………………………………………………………...122.4.1 容性和感性串扰……………………………………………………...122.4.2 天线因素和长度规则………………………………………………...122.4.3 串联终端传输线…………………………………………………..132.4.4 输入阻抗匹配………………………………………………………...132.5 电缆和接插件……………………………………………………………...132.5.1 差模和共模噪声……………………………………………………...142.5.2 串扰模型……………………………………………………………..142.5.3 返回线路数目……………………………………..142.5.4 对板外信号I/O的建议………………………………………………142.5.5 隔离噪声和静电放电ESD ……………………………………….142.6 其他布局问题……………………………………………………………...142.6.1 汽车和用户应用带键盘和显示器的前端面板印刷电路板………...152.6.2 易感性布局…………………………………………………………...15

    标签: 电路板 布局

    上传时间: 2013-10-18

    上传用户:HGH77P99

  • 印刷电路板设计原则

    减小电磁干扰的印刷电路板设计原则 内 容 摘要……1 1 背景…1 1.1 射频源.1 1.2 表面贴装芯片和通孔元器件.1 1.3 静态引脚活动引脚和输入.1 1.4 基本回路……..2 1.4.1 回路和偶极子的对称性3 1.5 差模和共模…..3 2 电路板布局…4 2.1 电源和地…….4 2.1.1 感抗……4 2.1.2 两层板和四层板4 2.1.3 单层板和二层板设计中的微处理器地.4 2.1.4 信号返回地……5 2.1.5 模拟数字和高压…….5 2.1.6 模拟电源引脚和模拟参考电压.5 2.1.7 四层板中电源平面因该怎么做和不应该怎么做…….5 2.2 两层板中的电源分配.6 2.2.1 单点和多点分配.6 2.2.2 星型分配6 2.2.3 格栅化地.7 2.2.4 旁路和铁氧体磁珠……9 2.2.5 使噪声靠近磁珠……..10 2.3 电路板分区…11 2.4 信号线……...12 2.4.1 容性和感性串扰……...12 2.4.2 天线因素和长度规则...12 2.4.3 串联终端传输线…..13 2.4.4 输入阻抗匹配...13 2.5 电缆和接插件……...13 2.5.1 差模和共模噪声……...14 2.5.2 串扰模型……..14 2.5.3 返回线路数目..14 2.5.4 对板外信号I/O的建议14 2.5.5 隔离噪声和静电放电ESD .14 2.6 其他布局问题……...14 2.6.1 汽车和用户应用带键盘和显示器的前端面板印刷电路板...15 2.6.2 易感性布局…...15 3 屏蔽..16 3.1 工作原理…...16 3.2 屏蔽接地…...16 3.3 电缆和屏蔽旁路………………..16 4 总结…………………………………………17 5 参考文献………………………17  

    标签: 印刷电路板 设计原则

    上传时间: 2013-10-22

    上传用户:a6697238

  • 模块使用外部滤波器回路来抑制信号抖动和电磁干扰。滤波器回路由PLL接在滤波器输入引脚PLLF和PLLF2之间的电阻Rl和电容Cl、C2组成。电容 Cl、C2必须为无极性电容。在不同的振荡器频率下

    模块使用外部滤波器回路来抑制信号抖动和电磁干扰。滤波器回路由PLL接在滤波器输入引脚PLLF和PLLF2之间的电阻Rl和电容Cl、C2组成。电容 Cl、C2必须为无极性电容。在不同的振荡器频率下,R1、Cl、C2的取值不同,常用的参数组合如表l所列。PLL模块的电源引脚PLLVCCA分别通过磁珠和0.1μF的电容与数字电源引脚VDD和数字地引脚VSS连接,构成低通滤波电路,保证时钟模块的可靠供电。模块使用外部滤波器回路来抑制信号抖动和电磁干扰。滤波器回路由PLL接在滤波器输入引脚PLLF和PLLF2之间的电阻Rl和电容Cl、C2组成。电容 Cl、C2必须为无极性电容。在不同的振荡器频率下,R1、Cl、C2的取值不同,常用的参数组合如表l所列。PLL模块的电源引脚PLLVCCA分别通过磁珠和0.1μF的电容与数字电源引脚VDD和数字地引脚VSS连接,构成低通滤波电路,保证时钟模块的可靠供电。

    标签: PLLF2 PLLF 滤波器 电容

    上传时间: 2014-01-07

    上传用户:ikemada

  • 八选一模拟开关CD4051参考电路

    八选一模拟开关CD4051参考电路:以TI公司的模拟开关IC芯片CD4051为核心元件的八选一模拟开关电路设计。该设计使用了SMA接口用于选通模拟信号,板子的数字地与模拟地用0欧磁珠隔离,关键信号使用弧形走线,以保证信号质量。为了便于单片机易于驱动CD4051的三个数选端A0, A1, A2和一个禁止端INH,板子用LM324与三极管组成串联稳压功率放大电路,以解决CD4051在供电正电压大于5V时,数字信号输入3.3V无法被识别为高电平的问题。同时本设计还利用平拨开关实现单片机控制和人工控制的切换,在人工模式下可以通过改变跳帽位置实现八选一中任意一路选通。在单片机控制模式下跳帽作用失效,由三个数选端控制选通信道。注意事项:附件资源包括Kicad工程文件,Gerber文件和BOM。电路双电源供电,供电电压受CD4051限制,可参考其数据手册。推荐-5V,0,+12V供电以发挥板上功率放大和CD4051的最大用途。

    标签: 模拟开关 cd4051 功率放大

    上传时间: 2021-10-19

    上传用户:bluedrops