由于
共 36 篇文章
由于 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 36 篇文章,持续更新中。
VI电子称程序下载
资料介绍说明:<br />
1.本程序只在Windows XP 平台上经过完整测试,因此只能保证该程序在winXP系统下运行正确。<br />
2.由于本程序使用了Access数据库,因此需要计算机安装有Microsoft Access。<br />
3.将本程序下载到本地计算机后,需要建立与用户信息.mdb的ODBC链接。建立方法如下: 进入开始菜单 控制面板 管理工具 数据源(ODBC),建立
模拟cmos集成电路设计(design of analog
<P>模拟集成电路的设计与其说是一门技术,还不如说是一门艺术。它比数字集成电路设计需要更严格的分析和更丰富的直觉。严谨坚实的理论无疑是严格分析能力的基石,而设计者的实践经验无疑是诞生丰富直觉的源泉。这也正足初学者对学习模拟集成电路设计感到困惑并难以驾驭的根本原因。.<BR>美国加州大学洛杉机分校(UCLA)Razavi教授凭借着他在美国多所著名大学执教多年的丰富教学经验和在世界知名顶级公司(AT&
AN-1064了解AD9548的输入基准监控器
<p>
</p>
<div>
如AD9548数据手册所述,AD9548的输入端最多可支持八个独立参考时钟信号。八路输入各有一个专用参考监控器,判断输入参考信号的周期是否满足用户要求。图1是参考监控器和必要支持元件的框图。参考监控器测量输入参考信号的周期,并声明信号是过慢还是过快,即表示参考信号有误。该信息保存在参考状态寄存器内(各参考监控器具有用户可读取的专用状态寄存器)。虽然参考
基于锁相放大原理的微弱信号检测电路
<span id="LbZY">针对目前成品锁相放大器价格昂贵且体积大,传统窄带滤波法性能和灵活性差的特点,设计了基于锁相放大器原理的微弱信号检测电路。本电路采用单片机作为激励信号和参考信号的发生器,利用带关断引脚的运放实现相敏检波器,整个电路仅使用了5个运算放大器和一些阻容元件。实验表明,本电路能实现了从信噪比为0.1的被测信号中提取有用信号幅值的功能,测量误差控制在5%以内。由于本电路有实现简
光电二极管检测电路噪声分析
使用光电二极管检测光电信号。由于光电信号一般比较微弱,容易受到干扰,所以需要对信号的噪声特征进行分析,并在所得出结论的基础上设计出相应噪声处理电路,以解决噪声的问题。
MT-019 DAC接口基本原理
本教程概述与内置基准电压源、模拟输出、数字输入和时钟驱动器的DAC接口电路相关的 一些重要问题。由于ADC也需要基准电压源和时钟,因此本教程中与这些主题相关的大多 数概念同样适用于ADC。
一种简单可靠离散量信号电路的设计和实现
<span id="LbZY">基于目前航空电子设备离散量输入/输出电路实现复杂,分立器件多,高低温下参数不一致等现象,通过对比分析典型离散量电路,提出了一种简单、高可靠性的离散量信号电路设计,同时由于典型离散量输出电路故障率较高,提出了一种离散量输出信号的过流保护电路设计思路,采用电路仿真软件Multisim进行了功能仿真、容差分析,在实际工程应用中各项实验结果证明,该电路满足实际使用要求,具有
基于遗传算法的组合逻辑电路设计的FPGA实现
<p>
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">基于遗传算法的组合逻辑电路的自动设计,依据给出的真值表,利用遗传算法自动生成符合要求的组合逻辑电路。由于遗传算法本身固有的并行性,采用软件实现的方法在速度上往往受到本质是串行计算的计算机制约,因此采用硬件化设
时钟分相技术应用
<p>
摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br />
关键词: 时钟分相技术; 应用<br />
中图分类号: TN 79 文献标识码:A 文章编号: 025820934 (2000) 0620437203<br />
时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br />
性能。尤其现代电子系统对性
MOS管驱动基础和时间功耗计算
MOS关模型
<P>Cgs:由源极和沟道区域重叠的电极形成的,其电容值是由实际区域的大小和在不同工作条件下保持恒定。Cgd:是两个不同作用的结果。第一JFET区域和门电极的重叠,第二是耗尽区电容(非线性)。等效的Cgd电容是一个Vds电压的函数。Cds:也是非线性的电容,它是体二极管的结电容,也是和电压相关的。这些电容都是由Spec上面的Crss,Ciss和Coss决定的。由于Cgd同时在输入和输
基于多重加密技术的一个三重加密方案
分组密码的应用非常广泛,但由于差分密码攻击和线性密码攻击的出现,使分组密码受到致命的打击,文章基于能够保护已有软件和硬件使用分组密码投资的目的,采用多重加密的思想,通过对密码体制强化的方法,提出了一个新的三重加密方案,并分析了其安全性特征,得到了安全性更强的一种算法。<br />
<br />
石英晶体振荡器性能参数测试系统研究
<span id="LbZY">文章介绍了石英晶体振荡器的特点及性能参数,由于人工测量繁琐,且容易出错等不足,提出了一种智能测量方法。该方法利用计算机控制技术,实现自动测试石英晶体振荡器的性能参数,并打印测试结果,减少了强度,提高了检测效率。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/31-130H4163615J8.jpg" styl
自适应预失真前馈功率放大系统分析
<p>
在本课题中,兼顾了效率及线性度,采用自适应预失真前馈复合线性化系统来改善高功率放大器的线性度。由于加入自适应控制模块,射频电路不受温度、时漂、输入功率等的影响,可始终处于较佳工作状态,这使得整个放大系统更为实用,也更具有拓展价值。</p>
<p>
<img alt="" src="http://dl.eeworm.com/ele/img/319641-12020310410cW.jpg
PID温度控制的PLC程序设计
<p>
PID由于用途广泛、使用灵活,已有系列化产品,使用中只需设定三个参数(Kp, Ti和Td)即可。在很多情况下,并不一定需要全部三个单元,可以取其中的一到两个单元,但比例控制单元是必不可少的。</p>
<p>
</p>
磁珠的原理及应用
<P><FONT face=宋体>由于电磁兼容的迫切要求,电磁干扰</FONT>(EMI)<FONT face=宋体>抑制元件获得了广泛的应用。然而实际应用中的电磁兼容问题十分复杂,单单依靠理论知识是完全不够的,它更依赖于广大电子工程师的实际经验。为了更好地解决电子产品的电磁兼容性这一问题,还要考虑接地、</FONT> <FONT face=宋体>电路与</FONT>PCB<FONT face=宋
精密运算放大器自动校零
运算放大器集成电路,与其它通用<BR>集成电路一样,向低电压供电方向发<BR>展,普遍使用3V供电,目的是减少功<BR>耗和延长电池寿命。这样一来,运算放<BR>大器集成电路需要有更高的元件精度和<BR>降低误差容限。运算放大器一般位于电<BR>路系统的前端,对于时间和温度稳定性<BR>的要求是可以理解的,同时要改进电路<BR>结构和修调技术。当前,运算放大器是<BR>在封装后用激光修调和斩波器稳
高等模拟集成电路
近年来,随着集成电路工艺技术的进步,电子系统的构成发生了两个重要的变化: 一个是数字信号处理和数字电路成为系统的核心,一个是整个电子系统可以集成在一个芯片上(称为片上系统)。这些变化改变了模拟电路在电子系统中的作用,并且影响着模拟集成电路的发展。 数字电路不仅具有远远超过模拟电路的集成规模,而且具有可编程、灵活、易于附加功能、设计周期短、对噪声和制造工艺误差的抗扰性强等优点,因而大多数复杂系统以数
非均匀采样的频谱研究
非均匀采样的一个很大的优点就是它具有抗频率混叠的性能[ ],首先从均匀采样讨论由采样而引起的频谱混叠现象,在均匀采样和非均匀采样的频谱图对比中讨论两种采样方式引起的不同的频谱混叠现象,从对比中分析非均匀采样方式的优势。从最简单的非均匀采样方法逐步深入到完全随机的非均匀采样方法,研究由于采样方法的改变对数字信号频谱的影响。最后可以看到非均匀采样的方法可以将混叠信号的频谱降低到完全不影响对真实信号的检
电感和磁珠的区别及应用场合和作用
<P style="WORD-BREAK: break-all; LINE-HEIGHT: 16.7pt"><FONT face=宋体>磁珠由氧磁体组成,电感由磁心和线圈组成,磁珠把交流信号转化为热能,电感把交流存储起来,缓慢的释放出去。<p></p></FONT></P>
<P style="WORD-BREAK: break-all; LINE-HEIGHT: 16.7pt"><FONT fa
CMOS器件抗静电措施的研究
<p>
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">由于CMOS器件静电损伤90%是延迟失效,对整机应用的可靠性影响太大,因而有必要对CMOS器件进行抗静电措施。本文描述了CMOS器件受静电损伤的机理,从而对设计人员提出了几种在线路设计中如何抗静电,以保护CM