该系统是一款磁卡阅读存储器,根据用户要求解决了普通阅读器只能实时连接计算机,不能单独使用的问题。而且针对作为特殊用途的磁卡,要求三道磁道都记录数据,并且第三磁道记录格式与标准规定的记录格式不同时,系统配套的应用程序对其做了正确译码、显示。 @@ 整个系统包括单片机控制的阅读存储器硬件部分,和配套使用的计算机界面应用程序软件部分。其中硬件电路包括磁条译码芯片、外部存储器芯片、串口电平转换芯片等等,所有的工作过程都是由单片机控制。我们这里选用紫外线擦除的87C52单片机,电路使用的集成电路芯片都是采用SMT封装器件,极大缩小了读存器的体积,使用简单,携带方便。 @@ 磁条译码芯片采用的是中青科技有限公司出品的M3-230.LQ F/2F解码器集成电路。该IC实现了磁信号到电信号的转换。外部存储器则是使用的8K Bytes的24LC65集成芯片,扩展8片,总容量达到8×8K。 @@ MAXIM公司出品的MAX232实现了单片机TTL电平到RS232接口电平的转换,从而与计算机串口实现硬件连接。 @@ 计算机界面显示程序采用当今使用最广的面向对象编程语言Visual Basic 6.0版本(以后简称VB),并且使用VB带有的串口通信控件MScomm,通过设置其属性,使其和下位机单片机协议保持一致,进而进行正确的串口通信。关于磁道上数据记录的译码,则是通过对每条磁道上数据记录进行多次实验,认真分析,进而得到了各条磁道各自的编码规则,按照其规则对其译码显示。这部分程序也是通过VB编程语言实现的。另外,计算机应用程序部分还实现了对下位机读存器的擦除控制。 @@关键词:磁卡,阅读存储器,单片机,串口通信,track3数据译码
上传时间: 2013-08-05
上传用户:黄华强
射频识别(Radio Frequency Identification,RFID)是一种允许非接触式数据采集的自动识别技术。其中工作在超高频(Ultra High Frequency,UHF)频段的无源RFID系统,由于在物流与供应链管理等领域的潜在应用,近年来得到了人们的广泛关注。这种系统所使用的无源标签具有识别距离长、体积小、成本低廉等突出特点。目前在市场上出现了各种品牌型号的UHF RFID无源标签,由于不同品牌型号的标签在设计与制造工艺上的差异,这些标签在性能表现上各不相同,这就给终端用户选择合适自己应用的标签带来了困难。RFID基准测试就是在实际部署RFID系统前对RFID标签的性能进行科学评估的有效手段。然而为了在常规实验室条件下得到准确公正的测试结果,需要对基准测试的性能指标及测试方法学开展进一步的研究。本文正是研究符合EPC Class1 Gen2标准的RFID标签基准测试。 本文首先分析了当前广泛应用的超高频无源RFID标签基准测试性能指标与测试方法上的局限性与不足之处。例如,在真实的应用环境中,由于受到各种环境因素的影响,对同一品牌型号的标签,很难得到一致的识读距离测试结果。另外,在某些测试场景中,使用识读速率作为测试指标,所得到的测试结果数值非常接近,以致分辨度不足以区分不同品牌型号标签的性能差异。在这些分析基础上,本文把路径损耗引入了RFID基准测试,通过有限点的测量与数据拟合分别得到不同类型标签的路径损耗方程,结合读写器天线的辐射方向图,进一步得到各种标签受限于读写器接收灵敏度的覆盖区域。无源标签由于其被动式能量获取方式,其实际工作区域仍然受限于前向链路。本文通过实验测试出这些标签的最小激活功率后,得出了各种标签在一定读写器发射功率下的激活区域。完成这些步骤后,根据这两种区域的交集可以确定标签的工作区域,从而进行标签间的比较并达到基准测试的目的,并能找出限制标签工作范围的瓶颈。 本文最后从功率损耗的角度研究了标签之间的相互干扰,为用户在密集部署RFID标签的场景中设置标签之间的最小间隔距离具有重要的参考意义。
上传时间: 2013-04-24
上传用户:hbsunhui
线束导通检测与管线气密检测系统是一种保证线束质量和可靠性以及管线密闭性的最基本测试仪器,它可以剔除大量线束连接中出现的短路、断路、误配线和接触不良等故障,也可以用于检测管线的气密性是否符合实际生产要求,从而提高相关工业产品的质量及稳定性。 本文详细介绍了线束导通检测与管线气密检测系统的硬件制作及软件设计。论文首先阐述了课题背景和线束导通检测与管线气密检测装置发展的国内外现状,同时对线束测试的基本原理和几种常见的失效模式进行了分析。随后详细介绍本系统的总体设计方案和设计思路以及系统的结构组成。文章主体主要分为三大部分内容,第一部分为线束检测系统的设计,第二部分为管线气密检测系统的设计,第三部分为检测信息编辑PC机软件的设计。三大部分涵盖软、硬件的设计研究,但在设计及功能上相对独立,故分开进行介绍。 作为第一部分线束检测系统设计的开头篇,第二章详细介绍了系统的导通检测、数据读写、人机交互等各个模块的硬件设计。第三章以第二章所介绍的硬件结构为基础,从线束检测算法、数据通信、数据存取等方面逐层进行探讨,从而完成对线束检测系统软件部分的介绍。按照第一部分的模式,第二部分所包含的四、五两章对本系统中的管线气密检测部分分别从硬件和软件的角度进行详细介绍和深度剖析。第三部分主要介绍基于MFC的PC机信息编辑软件的开发,分别从开发工具、软件架构、算法等方面进行详尽的阐述。 本论文介绍的汽车线束检测系统可以支持最多1024个线束点,8路气密管线的检测,并且能管理并存储线束测试的大量数据,方便操作人员查看线束测试情况,同时线束检测部分具有自学习功能,应用前景十分广阔。
上传时间: 2013-04-24
上传用户:lmq0059
光伏发电是集开发可再生能源、改善生态环境于一体的重大课题,有巨大的经济、社会效益和学术研究价值。 本文首先介绍了3kW光伏并网逆变器系统的组成和结构。3kW光伏并网逆变器采用两级式结构,主电路由前级Boost变换器和后级的单相逆变桥组成。控制部分以DSP(DSP56F803)为核心,实现了光伏阵列最大功率点的跟踪控制,以及产生与电网压同频同相的正弦电流,实现并网的功能。本文重点对逆变器系统的最大功率点跟踪(MPPT)控制进行研究。 针对基于外特性建立的光伏阵列模型虽然简单、参数易解,但精度低的问题,本文建立了基于物理特性的光伏阵列模型,并考虑光照强度、环境温度对光伏阵列的影响,模型参数与实际参数严格对应。将几种最大功率点跟踪算法应用于所建立的光伏阵列模型使用MATLAB进行仿真,分析仿真结果,比较各种算法的优缺点,总结出每种算法所适用的环境,并给出了最大功率点跟踪控制在并网逆变器系统的实现策略。 设计了适用于额定功率为100W的光伏阵列最大功率点跟踪的Boost电路,分别给出了利用PIC单片机16F873实现扰动观察法和增量电导法的程序流程图,实现了这两种算法控制下光伏阵列的最大功率点跟踪,并分析了两种算法的跟踪性能。
上传时间: 2013-04-24
上传用户:fudong911
本文主要研究变速风力发电系统最大功率点的跟踪问题,以使风力机在处于额定风速以下时能够实现最大风能捕获。风力发电系统所采用的功率变流器和最大功率点的跟踪控制策略提供了基本的研究平台,以完成本课题的研究。 为了将风能输送给电网,变速风力机要有变流器将发电机发出的电压和频率都不断改变的电能转换成恒频恒压的电能,再传输给电网。本文采用了变速风力机,永磁发电机,三相AC-DC-DC-AC变流器,变压器等构建了变速风力发电系统。AC-DC-DC-AC变流器用于将永磁发电机发出的电压和频率都不断改变的电能传输给电网。鉴于DC-DC直流环节在能量传输中的重要性,本文专门研究了单重Sepic变换器和双重Sepic变换器在变速风力发电系统中所起的作用。 一个先进的变速风力发电系统的最大功率点跟踪控制策略要对所控制的风力机起到良好的控制效果,不仅与风电系统所采用的变流器的拓扑结构有关,也与自身的控制方式有关。本文在对常用的几种最大功率点的跟踪控制策略分析研究的基础上提出了以风力机的输出功率和系统储能的变化率以及风力机转速等相关数据来确定风力机的实际工作点的最大功率点跟踪控制策略,该策略的实施不依赖于风力机自身的特性,不需要测量风速等。 由于对变速风力机的建模和仿真是理解和验证风力发电系统特性和最大功率点跟踪控制策略的可行性的重要手段。因此本文在Matlab软件的Simulink环境下对所研究的变速风力发电系统作了建模和仿真。仿真结果充分证明了本文所提出的变速风力发电系统最大功率点跟踪控制策略的正确性和可行性。
上传时间: 2013-04-24
上传用户:Wwill
快速傅立叶变换(FFT)技术是数字信号处理中的核心技术,它已广泛应用于数字信号处理的各个领域,长期以来一直是一个重要的研究课题。近年来,专用数字信号处理器以其优化的硬件结构和优良的性能价格比为FFT的实现提供了一种有效的途径,其中最具有代表性的是美国TI公司的TMS320系列DSP。 本文首先分析了常用FFT算法原理,并进行了算法的讨论和比较,然后详细论述了以浮点型DSP为核心的实现FFT算法的硬件平台的设计。平台的硬件电路主要包括数据采集部分、数据处理部分、数据存储部分和数据显示部分。其中采集部分采用12位高速的A/D转换芯片MAX197,数据处理部分采用32位浮点型DSP芯片-TMS320VC33,数据存储部分采用了大容量的FLASH芯片——K9F2808UOA,数据显示部分采用PHILIPS公司的高亮度、宽视角的TFT彩色液晶显示屏。 为了扩展系统的通信能力,通信接口我们选择CAN总线。软件部分选用了频率抽取基2FFT、分裂基FFT和实序列FFT算法,用C语言进行编程。最后部分是进行软硬件的联合调试,并在此基础上进行了FFT算法实现。 论文结尾以实际的实验曲线分析验证了算法的正确性,同时针对实验中产生的误差找出了原因,并提出了解决的方法。实验结果表明采用浮点DSP实现FFT算法方便且有较高的实时性,可以应用到电力系统谐波分析、振动测试及铁路检测等各个领域。
上传时间: 2013-04-24
上传用户:caixiaoxu26
随着电子工业应用领域需求的增长,要实现复杂程度较高的数字电子系统,对数据处理能力提出越来越高的要求。定点运算已经很难满足高性能数字系统的需要,而浮点数相对于定点数,具有表述范围宽,有效精度高等优点,在航空航天、遥感、机器人技术以及涉及指数运算和信号处理等领域有着广泛的应用。对浮点运算的要求主要体现在两个方面:一是速度,即如何快速有效的完成浮点运算;二是精度,即浮点运算能够提供多少位的有效数字。 计算机性价比的提高以及可编程逻辑器件的出现,对传统的数字电子系统设计方法进行了变革。FPGA(Field Programmable Gate Array,现场可编程门阵列)让设计师通过设计芯片来实现电子系统的功能,将传统的固件选用及电路板设计工作放在芯片设计中进行。FPGA可以完成极其复杂的时序与组合逻辑电路功能,适用于高速、高密度,如运算器、数字滤波器、二维卷积器等具有复杂算法的逻辑单元和信号处理单元的逻辑设计领域。 鉴于FPGA技术的特点和浮点运算的广泛应用,本文基于FPGA将浮点运算结合实际应用设计一个触摸式浮点计算器,主要目的是通过VHDL语言编程来实现浮点数的加减、乘除和开方等基本运算功能。 (1)给出系统的整体框架设计和各模块的实现,包括芯片的选择、各模块之间的时序以及控制、每个运算模块详细的工作原理和算法设计流程; (2)通过VHDL语言编程来实现浮点数的加减、乘除和开方等基本运算功能; (3)在Xilinx ISE环境下,对系统的主要模块进行开发设计及功能仿真,验证了基于FPGA的浮点运算。
上传时间: 2013-04-24
上传用户:咔乐坞
随着现代DSP、FPGA等数字芯片的信号处理能力不断提高,基于软件无线电技术的现代通信与信息处理系统也得到了更为广泛的应用。软件无线电的基本思想是以一个通用、标准、模块化的硬件系统作为其应用平台,把尽可能多的无线及个人通信和信号处理的功能用软件来实现,从而将无线通信新系统、新产品的开发逐步转移到软件上来。另一方面,现代信号处理系统对数据的处理速度、处理精度和动态范围的要求也越来越高,需要每秒完成几千万到几百亿次运算。因此研制具备高速实时信号处理能力的通用硬件平台越来越受到业界的重视。 @@ 目前的高速实时信号处理系统一般均采用DSP+FPGA的架构,其中DSP主要负责完成系统通信和基带信号处理算法,而FPGA主要完成信号预处理等前端算法,并提供系统常用的各种外部接口逻辑。本文的主要工作就在于完成通用型高速实时信号处理系统的FPGA软件设计。 @@ 本文提出了一种基于多DSP与FPGA的通用高速实时信号处理系统的架构。综合考虑各方面因素,作者选择使用两片ADSP-TS201浮点DSP以混合耦合模型构成系统信号处理核心;以Xilinx公司最新的高性能FPGA Virtex-5系列的XC5VLX50T提供系统所需的各种接口,包括与ADSP-TS201的高速Linkport接口以及SPI、UART、SPORT等常用外设接口。此外,作者还选择了ADSP-BF533定点DSP加入系统当中以扩展系统音视频信号处理能力,体现系统的通用性。 @@ 基于FPGA的嵌入式系统设计正逐渐成为现代FPGA应用的一个热点。结合课题需要,作者以Xilinx公司的MicroBlze软核处理器为核心在Virtex-5片内设计了一个嵌入式系统,完成了对CF卡、DDR2 SDRAM存储器的读写控制,并利用片内集成的三态以太网MAC硬核模块,实现了系统与上位PC机之间的以太网通信链路。此外,为扩展系统功能,适应未来可能的软件升级,进一步提高系统的通用性,还将嵌入式实时操作系统μC/OS-II移植到MicroBlaze处理器上。 @@ 最后,作者介绍了基于Xilinx RocketIO GTP收发器的高速串行传输设计的关键技术和基本的设计方法,充分体现了目前高速实时信号处理系统的发展要求和趋势。 @@关键词:高速实时信号处理;FPGA;Virtex-5;嵌入式系统;MicroBlaze
上传时间: 2013-05-17
上传用户:wangchong
本文着重研究用现场可编程门阵列(FPGA)来开发设计精插补芯片。选用Altera公司的Cyclone系列的EP1C3T144C8芯片设计了逐点比较法,数字积分法和比较积分法三种经典插补算法,并对各种算法模块进行了仿真验证。又设计了三个算法选通信号,将三种算法模块综合成了一个整电路。 在完成了FPGA内部三种算法的实现后,设计以一个STC单片机为粗插补处理器的FPGA实验开发系统,并制作了PCB板。实验开发系统板中设计了单片机程序下载和的FPGA下载配置电路,并且配有FPGA专用配置芯片,能实现FPGA上电自动配置。可用该实验系统板进行精插补芯片的设计与开发,以及对所完成设计的功能进行验证。 为验证所设计芯片的插补功能,编写了单片机粗插补程序,将产生的粗插补坐标增量发给FPGA进行插补实验,得到了理想的插补输出脉冲。又编写了单片机脉冲处理程序,读回了FPGA的输出脉冲,并由串口发送给PC机。最后通过编写PC机的串口通信程序以及根据插补脉冲绘图的程序,把FPGA的输出脉冲绘制成了插补轨迹图形。 最终绘图结果显示,在20M输入时钟频率下,由插补脉冲生成的插补轨迹图形正确,验证了本文设计的三种插补算法功能的正确性。本设计插补芯片达到了高速插补功能要求。
上传时间: 2013-04-24
上传用户:zgu489
随着TD—SCDMA技术的不断发展,TD—SCDMA系统产品也逐步成熟并随之完善。产品家族日益丰富,室内型宏基站、室外型宏基站、分布式基站(BBU+RRU)、微基站等系列化基站产品逐步问世,可以满足不同场景的建网需求。而分布式基站(BBU+RRU)越来越多地受到业界的关注和重视。 本文主要从TD—SCDMA频点拉远系统(RRU)和软件无线电技术的发展入手,重点研究TD—SCDMA频点拉远系统的FPGA设计与实现。TD—SCDMA通信系统通过灵活分配不同的上下行时隙,实现业务的不对称性,但是多路数字中频所构成的系统成本高和控制的复杂性,以及TDD双工模式下,系统的峰均比随时隙数增加而增加,对整个频点拉远系统的前端放大器线性输入提出了很高的要求。TD—SCDMA系统使用软件无线电平台,一方面软件算法可以有效保证时隙分配的准确性,保证对前端控制器的开关控制,以及对上下行功率读取计算和子帧的灵活提取,另一方面灵活的DUC/CFR算法可以有效的提高频带利用率和抗干扰能力,有效的控制TDD系统的峰均比,有效降低系统对前端放大器线性输出能力的要求。 本文主要研究软件无线电中DUC和CFR的关键技术以及FPGA实现,DUC主要由3倍FIR内插成型滤波器、2倍插值补偿滤波器以及5级CIC滤波器级联组成;而CFR主要采用类似基带削峰的加窗滤波的中频削峰算法,可以降低相邻信道的溢出,更有效的降低CF值。将DUC/CFR以单片FPGA实现,能很好提高RRU性能,减少其硬件结构,降低成本,降低功耗,增加外部环境的稳定性。
上传时间: 2013-07-20
上传用户:rishian