应用于十万门FPGA的全数字锁相环设计
在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时问题主要使用时钟延时补偿电路。 为了...
在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时问题主要使用时钟延时补偿电路。 为了...
Topweaver 一个很好用的HDL设计工具,能够自动将子模块聚合成一个顶层文件,DLL/PLL资源为我们提供了很好的频率合成方法。但是一些时候人们依然通过编写HDL代码来实现时钟的分频,以实现特殊的分频系数,可调节的占空比和其它DLL/PLL不容易实现的功能。...
介绍一种脉冲涡流无损检测系统所使用的多波形专用PWM 信号发生器的设计。该信号发生器以单片机为核心控制单元,通过对外围芯片的控制来实现对输出波形的频率、电压幅值、占空比的连续调节,并能对运行信...
·摘 要:主要介绍了MC33035 的基本原理和基于MC33035 、MC33039 、IRAMS10UP60A及一些外围电路构成的三相无刷直流电机闭环速度调节控制系统, 可以看出其简单和优越的控制性能。...
·摘 要:在借鉴传统PID控制应用工业现场基础上,引进模糊规则的调用方式。根据偏差绝对值和偏差变化率绝对值的改变,在线调节PID参数,最后进行MATLAB仿真,经过比较传统PID控制与模糊PID动态性能的差异,验证模糊PID动态性能得到明显的改善。并就工业现场应用的前景及可行性进行研讨。[著者文摘]...