常用数字逻辑功能都在CPLD器件上用VHDL语言实现
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点...
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点...
用FPGA器件实现UART核心功能的一种方法.doc...
XilinxFPGA器件的底层硬件设计技巧...
iic总线协议~IIC总线通讯接口器件的CPLD实现,网上下载的资料~~很不错...
FFT算法的一种基于FPGA器件的实现,供FPGA—DSP方向人员参考...