虫虫首页|资源下载|资源专辑|精品软件
登录|注册

测试序列

  • NI技术实现的读取硬盘序列号 ChenminDiskIDTest.bat 将启动直接演示一个读取硬盘序列号的测试

    NI技术实现的读取硬盘序列号 ChenminDiskIDTest.bat 将启动直接演示一个读取硬盘序列号的测试

    标签: ChenminDiskIDTest bat 读取 硬盘

    上传时间: 2016-02-27

    上传用户:彭玖华

  • 基于候选产生 测试的序列模式挖掘算法

    基于候选产生 测试的序列模式挖掘算法,gsp使用序列模式的向下封闭性,采用多次扫描的候选产生测试方法。

    标签: 测试 序列 模式 挖掘算法

    上传时间: 2014-12-20

    上传用户:kiklkook

  • 这是NIST序列测试软件

    这是NIST序列测试软件,对序列的随机型进行分析的工具

    标签: 序列 测试软件

    上传时间: 2016-05-29

    上传用户:84425894

  • DELPHI编写的获取电脑CPU和硬盘序列号的测试程序,可以用于共享软件编写注册码用.我写的共享软件就是用这方法编写.

    DELPHI编写的获取电脑CPU和硬盘序列号的测试程序,可以用于共享软件编写注册码用.我写的共享软件就是用这方法编写.

    标签: DELPHI 编写 CPU 软件

    上传时间: 2016-06-28

    上传用户:gtzj

  • 基于51单片机的温度传感器DS18B20的序列号测试的代码

    基于51单片机的温度传感器DS18B20的序列号测试的代码

    标签: 18B B20 18 20

    上传时间: 2013-12-29

    上传用户:牛布牛

  • Dieharder是一个是一个测试一序列伪随机数的随机性能的测试套件

    Dieharder是一个是一个测试一序列伪随机数的随机性能的测试套件,包括:生日间隔测试,在一个字节流中计算1的测试,最短距离测试,随机范围测试,和重叠测试,跑上测试,跑下测试,双骰子测试等等

    标签: Dieharder 测试 序列 伪随机

    上传时间: 2013-12-03

    上传用户:gmh1314

  • 这是一个对时间序列进行短时傅立叶变换的源程序,测试过,好用的.

    这是一个对时间序列进行短时傅立叶变换的源程序,测试过,好用的.

    标签: 时间序列 傅立叶变换 源程序 测试

    上传时间: 2013-12-25

    上传用户:koulian

  • 用FPGA实现直接序列扩频通信.rar

    扩频通信,即扩展频谱通信技术(Spread Spectrum Communication),它与光纤通信、卫星通信一同被誉为进入信息时代的三大高技术通信传输方式。 扩频通信是将待传送的信息数据用伪随机编码序列,也即扩频序列(SpreadSequence)调制,实现频谱扩展后再进行传输。接收端则采用相同的编码进行解调及相关处理,恢复出原始信息数据。 扩频通信系统与常规的通信系统相比,具有很强的抗人为干扰,抗窄带干扰,抗多径干扰的能力,并具有信息隐蔽、多址保密通信等特点。 现场可编辑门阵列FPGA(Field Programmable Gate Array)提供了极强的灵活性,可让设计者开发出满足多种标准的产品。FPGA所固有的灵活性和性能也可让设计者紧跟新标准的变化,并能提供可行的方法来满足不断变化的标准要求。 EDA 工具的出现使用户在对FPGA设计的输入、综合、仿真时非常方便。EDA打破了软硬件之间最后的屏障,使软硬件工程师们有了真正的共同语言,使目前一切仍处于计算机辅助设计(CAD)和规划的电子设计活动产生了实在的设计实体论文对扩频通信系统和FPGA设计方法进行了相关研究,并且用Altera公司的最新的FPGA开发平台QuartusII实现了一个基带扩频通信系统的发送端部分,最后用软件Protel99SE设计了相应的硬件电路。 该系统的设计主要分为两个部分。第一部分是用QuartusII软件设计了系统的VHDL语言描述代码,并对系统中每个模块和整个系统进行相应的功能仿真和时序时延仿真;第二部分是设计了以FPGA芯片EP1C3T144C8N为核心的系统硬件电路,并进行了相关测试,完成了预定的功能。

    标签: FPGA 直接序列 扩频通信

    上传时间: 2013-07-26

    上传用户:15679277906

  • 伪随机序列发生器的FPGA设计与实现

    伪随机序列 (Pseudo-Random Sequence,PRS)广泛应用于密码学、扩频通信、雷达、导航等领域,其设计和分析一直是国际上的研究热点。混沌序列作为一种性能优良的伪随机序列,近年来受到越来越多的关注。寻找一种性能更为良好的混沌伪随机序列(ChaosPseudo Random Sequence,CPRS)并且完成其硬件实现,在理论研究与工程应用上都是十分有价值的。基于切延迟椭圆反射腔映射混沌系统(Tangent-Delay Ellipse Reflecting Cavity map System,TD-ERCS)已被理论分析和测试证明具有良好的密码学性质。本文介绍了一种基于TD-ERCS构造伪随机序列发生器 (Pseudo Random SequenceGenerator,PRSG)的新方法;并基于这种方法,提出了以现场可编程门阵列 (Field Programmable Gate Array,FPGA)为平台的硬件设计实现方案,采用硬件描述语言 (VHSIC Hardware DescriptionLanguage,VHDL )完成了整个系统的设计,通过了仿真与适配,完成了硬件调试;详细地论述了系统总体框架及内部模块设计,重点介绍了TD-ERCS算法实现单元的设计,并在系统中设计加入了异步串行接口,完善了整个系统的模块化,可使系统嵌入到现有的各类密码系统与设备中;基于FDELPHI编程环境,完成了计算机应用软件的设计,为使用基于TD-ERCS开发的PRSG硬件产品提供了人机交互界面,也为分析与测试硬件系统产生的CPRS提供了方便;同时依据美国国家标准与技术研究院 (National Institute of Standards andTechnology,NIST)提出的伪随机序列性能指标,对软件与硬件系统产生的CPRS进行了标准测试,软件方法所得序列各项性能指标完全合格,硬件FPGA所得序列仅三项测试未能通过,其原因有待进一步研究。

    标签: FPGA 伪随机序列 发生器

    上传时间: 2013-06-20

    上传用户:heart520beat

  • 基于FPGA的可编程m序列发生器的实现

    · 摘要:  本文研究了由线性反馈移位寄存器(Linear Feedback Shift Registers,LFSR)生成m序列的原理,并对LFSR电路结构作了改进,利用基于现代DSP技术的DSP Builder软件,设计了一种周期、相位可调的m序列发生器.经调试与仿真,结果表明该方法硬件结构简单、开发周期短,为系统设计或测试带来很大的便利.  

    标签: FPGA 可编程 发生器 序列

    上传时间: 2013-07-17

    上传用户:fuzhoulinzexu