流水线处理
共 23 篇文章
流水线处理 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 23 篇文章,持续更新中。
FFT
1024点FFT算法的verilog实现 流水线处理
基于流水线处理的RISC微控制器软核的设计.pdf
资料->【C】嵌入系统->【C0】嵌入式综合->【4】单片机论文->硕士毕业论文->基于流水线处理的RISC微控制器软核的设计.pdf
基于FPGA的可穿戴处理器的设计与实现
当前在可穿戴计算工程中有十几项关键技术,如微型处理器、无线自组网、System-on-Chip(一个芯片一台机)、无线通讯、嵌入式操作系统等都是当前计算机科学的难关。
近年来,随着微电子技术的迅速发展,集成电路的集成度越来越高,可穿戴计算机系统的微型处理器可以在FPGA上设计并实现。本文深入的研究了在FPGA平台上设计和实现微型处理器的方法,所取得的主要研究成果有:1.选定流水线处理器体系
计算机组成实验平台的设计与实现
《计算机组成原理》是计算机系的一门核心课程。但是它涉及的知识面非常广,内容包括中央处理器、指令系统、存储系统、总线和输入输出系统等方面,学生在学习该课程时,普遍觉得内容抽象难于理解。但借助于该计算机组成原理实验系统,学生通过实验环节,可以进一步融会贯通学习内容,掌握计算机各模块的工作原理,相互关系的来龙去脉。 为了增强实验系统的功能,提高系统的灵活性,降低实验成本,我们采用FPGA芯片技术来彻底更
脑机接口载波提取算法的FPGA设计与实现
选择适当的信号分析方法从脑电记录中提取用户的信息和命令,是改进脑计算机接口通信速率的方法之一。因此,我们构建了一个基于自回归模型和小波变换多分辨分析的诱发电位单次提取的算法。但该算法计算复杂度较高,BCI系统的数据量较大,仅靠软件实现往往难以满足实时性的需求,为此我们提出来基于FPGA的BCI载波提取算法实现方式。 实时信号处理系统中,底层的信号处理算法计算量大,对处理速度的要求高,但运算结构相对
64位MIPS微处理器的模块设计和FPGA验证
作为嵌入式系统核心的微处理器,是SOC不可或缺的“心脏”,微处理器的性能直接影响着整个SOC的性能。 与国际先进技术相比,我国在这一领域的研究和开发工作还相当落后,这直接影响到我国信息产业的发展。本着赶超国外先进技术,填补我国在该领域的空白以摆脱受制于国外的目的,我国很多科研单位和公司进行了自己的努力和尝试。经过几年的探索,已经有多种自主知识产权的处理器芯片完成了设计验证并逐渐进入市场化阶段
RS(255,223)译码器的FPGA实现及其性能测试
本课题首先研究了常规的RS译码器的算法,确定在关键方程的计算中采用一种新改进的BM算法,然后提出了基于复数基的有限域快速并行乘法器和利用幂指数相减进行除法计算的有限域除法器,通过这些优化方法提高了RS译码器的速度,减少了译码延时和硬件资源使用,最后利用VHDL硬件描述语言在FPGA上实现了流水线处理的RS(255,223)译码器。 本课题实现的RS(255,223)硬件译码器的性能在国内具
基于FPGA的VHDL计算机组成实验平台的设计与实现.rar
《计算机组成原理》是计算机系的一门核心课程。但是它涉及的知识面非常广,内容包括中央处理器、指令系统、存储系统、总线和输入输出系统等方面,学生在学习该课程时,普遍觉得内容抽象难于理解。但借助于该计算机组成原理实验系统,学生通过实验环节,可以进一步融会贯通学习内容,掌握计算机各模块的工作原理,相互关系的来龙去脉。 为了增强实验系统的功能,提高系统的灵活性,降低实验成本,我们采用FPGA芯片技术来彻底更
基于FPGA的离散小波变换数字水印算法的硬件实现研究.rar
数字水印(Digital Watermarking)技术是目前信息安全技术领域的一个新方向,是一种可以在开放网络环境下保护版权和认证来源及完整性的新型技术,可广泛应用于多媒体版权保护和图像认证等领域。但用软件实现图像数字水印系统速度慢,不能满足图像实时处理的要求;而硬件实现具有速度快的特点,因此采用硬件实现数字水印算法具有很重要的意义。 本文基于FPGA(Field Programmable Ga
基于FPGA的图像采集与预处理系统设计.rar
汽车工业的发展给人们带来很大便利的同时,也给交通系统带来了巨大的压力。其日趋明显的危害使人们更加关注汽车安全性问题。本文作为基于视觉的汽车自动防撞系统的前端图像采集与预处理部分,在解决汽车安全性问题上具有十分重要的意义。 本文比较了计算机、DSP、ASIC和FPGA在嵌入式实时系统中的应用,分析FPGA在图像实时性处理方面的优势,研究FPGA设计上的灵活性、软硬件的可编程性、良好的集成性等特点,分
基于IP包处理的多线程流水线处理器ASIC设计与实现
<p>文档为基于IP包处理的多线程流水线处理器ASIC设计与实现总结文档,是一份不错的参考资料,感兴趣的可以下载看看,,,,,,,,,,,,,</p>
基于FPGA的32位RISC处理器设计与实现
随着SOC技术、IP技术以及集成电路技术的发展,RISC软核处理器的研究与开发设计开始受到了人们的重视。基于FPGA的RISC软核处理器在各个行业开始得到了广泛的应用,特别是在一些基于FPGA的嵌入式系统中有着越来越广泛的应用前景。 该论文在研究了大量国内外技术文献的基础上,总结了RISC处理器发展的现状与水平。认真分析了RISC处理器的基本结构,包括总线结构,流水线处理的原理,以及流水线数据通路
基于FPGA的可穿戴计算机的处理器设计
随着现代科学技术的的高速发展,可穿戴计算机已经成为了现代计算机的一个重要的发展方向。可穿戴计算机具有微型化、可穿戴性、可移动性等特点,在工业、军事、医疗监护等领域具有广阔的应用前景。所以,高性能低功耗嵌入式处理器为核心的可穿戴计算机的设计和研究就显得非常有意义。
本文整个设计从总体结构到局部功能的实现是基于现代EDA技术,在FPGA上使用VHDL硬件描述语言,采用自顶向下的设计方法和模块化
vxWorks下基于缓冲队列的全双工网络通讯.pdf 文章针对半自动大型仪器使用半~K..T--网络通讯造成的效率下降问题
vxWorks下基于缓冲队列的全双工网络通讯.pdf
文章针对半自动大型仪器使用半~K..T--网络通讯造成的效率下降问题,建立了在嵌入式实时操作系统vxWorks
下全双工网络通讯的模式,并特别提出了双缓冲队列的流水线处理方法和通讯死时J"l的概念。该方法充分利用vxWorks
对多任务和网络的良好支持,做到了在操作人员层面上的软件零死时间,在改善系统响应特性,提高软件效率上都很有
帮助
关于单片机中流水线处理,红绿灯转化等实验
关于单片机中流水线处理,红绿灯转化等实验
基于FPGA 的方向滤波器指纹图像增强算法实现
设计了一种基于FPGA纯硬件方式实现方向滤波的指纹图像增强算法。设计采用寄存器传输级(RTL)硬件描述语言(Verilog HDL),利用时分复用和流水线处理等技术,完成了方向滤波指纹图像增强算法在FPGA上的实现。整个系统通过了Modelsim的仿真验证并在Terasic公司的DE2平台上完成了硬件测试。设计共消耗了3716个逻辑单元,最高处理速度可达92.93MHz。以50MHz频率工作时,可
C8051F020片上系统(SOC)单片机小系统板简介
C8051F单片机是完全集成的混合信号系统级芯片(SOC),具有与8051完全兼容的指令内核,该单片机采用流水线处理技术,能在执行指令期间预处理下一条指令,提高了效率。而且大部分型号的C8051F单片机,片内集成了数据采集和控制系统中常用的模拟和数字外设及其他功能部件,内置FLASH程序存储器和RAM数据存储器,部分芯片上还集成了外部数据存储器,即XRAM。C8051F单片机具有片内调试电路,通过
基于FPGA 的方向滤波器指纹图像增强算法实现
设计了一种基于FPGA纯硬件方式实现方向滤波的指纹图像增强算法。设计采用寄存器传输级(RTL)硬件描述语言(Verilog HDL),利用时分复用和流水线处理等技术,完成了方向滤波指纹图像增强算法在FPGA上的实现。整个系统通过了Modelsim的仿真验证并在Terasic公司的DE2平台上完成了硬件测试。设计共消耗了3716个逻辑单元,最高处理速度可达92.93MHz。以50MHz频率工作时,可
基于FPGA实现可扩展高速FFT处理器的研究
DFT(离散傅立叶变换)作为将信号从时域转换到频域的基本运算,在各种数字信号处理中起着核心作用<'[1,2]>,其快速算法FFT(快速傅立叶变换)在无线通信、语音识别、图像处理和频谱分析等领域有着广泛的应用.特别是随着OFDM(正交频分复用)技术的出现,不同OFDM系统需要不同变换点数的FFT运算,如何更快速、更灵活地实现FFT变得越来越重要.本文提出了基于FPGA(现场可编程门阵列)实现傅立叶变
基于FPGA的32位RISC处理器设计与实现
随着SOC技术、IP技术以及集成电路技术的发展,RISC软核处理器的研究与开发设计开始受到了人们的重视。基于FPGA的RISC软核处理器在各个行业开始得到了广泛的应用,特别是在一些基于FPGA的嵌入式系统中有着越来越广泛的应用前景。 该论文在研究了大量国内外技术文献的基础上,总结了RISC处理器发展的现状与水平。认真分析了RISC处理器的基本结构,包括总线结构,流水线处理的原理,以及流水线数据通路