求取一个数列平均直的程序,运行环境为DOS,编译环境ASM
上传时间: 2014-01-12
上传用户:亚亚娟娟123
用线性规划求取复杂网络模块度算法的关键实现文件。
上传时间: 2017-09-10
上传用户:zhangyigenius
一个简单的求取文件MD5值的实现文件,通过GetMD5函数调用实现!
标签: MD5
上传时间: 2013-12-17
上传用户:cxl274287265
永磁电动机相比其他类型的电动机其性能指标突出,将广泛应用于各个行业。但是随着电机工业朝着大容量、高功率密度、小体积的趋势发展,永磁电动机温升与其它各项指标在配合上发生了分歧。为了解决这些问题,就要对永磁电机进行合理的冷却设计及温度计算。永磁电机的温升计算除了要考察定子绕组处的受热,同时也要兼顾永磁体的温度情况‰本文对永磁电机的温度计算及冷却系统进行了如下分析设计: 首先,通过电磁学与传热学、流体力学等边缘学科,对永磁电机进行温度场分析。其中对自冷径向永磁电机温度场进行详细地分析与计算。利用等效热网络法,即离散网格,使参数集中化,列出方程组,解出各剖分点的温度值。采用与其相对应的经验公式及实验结果确定永磁电机的散热系数。 其次对径向永磁电机的损耗分布进行说明,不仅从数量上对槽内绕组损耗和端部绕组损耗做出了区分,而且从理论上对定子轭部和定子齿部的损耗进行分析,以确保在损耗分布上尽量使误差减少。其次利用ANSYS、ANSOFT软件,采用有限元方法对永磁电机稳态、瞬态时的温度分布情况进行分析。利用上述方法对TYJS机床电机4.4kW-3000进行分析,比较其理论值与实验值之问的误差,结果比较满意。 最后,本文对5kW-450双定子-单转子盘式电机的温度场进行分析。由于径向电机与盘式电机在结构上的区别,分别对盘式电机的损耗分布、散热系数的求取等不同之处与径向电机进行比较。对盘式电动机外部冷却系统的设计上,采用假定系数法,反推风扇结构,合理地设计了该样机的冷却系统。通过以上的分析,能够较准确计算电机的温度值,从中得出其局部过热点。这样给电机的改进和研制都带来了方便。
上传时间: 2013-06-14
上传用户:szchen2006
太阳能作为一种新型能源以其清洁、储量大、无污染等优点使其利用越来越受到人们的重视,而光伏发电技术的应用更是人们普遍关注的焦点。本文主要研究了光伏并网发电系统的控制方法。由于目前光伏电池的价格高,转换效率比较低,为了降低系统造价和有效的利用太阳能,对光伏并网系统的控制方法的研究显得尤为重要。 本文针对光伏并网发电系统的特点,将其分为三部分进行研究。研究了光伏电池的工作原理及输出特性,在此基础上建立了其仿真模型。利用PSIM仿真软件对不同环境及不同日照强度下的太阳能电池输出特性进行了仿真。仿真与实测数据的对比验证了其仿真模型的正确性,为后续的仿真奠定基础。 光伏板的最大功率点的控制是实现光伏并网高效率的输出的必要条件。采用基于模糊控制的方法求取最大功率点驱动boost升压变换器,用以实现最大功率点跟踪和控制。针对电导增量法和干扰法的不足,研究了基于模糊控制的方法。从仿真及实验的结果均能看出系统的稳态功率损耗大大缩小,提高了其稳态性能。 阐述了并网逆变器的工作原理和控制策略。基于逆变控制方法的研究,对系统进行了仿真与实验。其中控制方法采用电流滞环跟踪控制。从仿真及实验结果中可以看出实现了输出功率因数为1的控制目标。 开发了光伏并网的实验系统,设计了基于DSP的最大功率点控制系统和逆变并网系统。实验结果表明,本文采用的控制策略和设计方法是可行有效的,主电路和控制电路的设计是合理的。
上传时间: 2013-07-28
上传用户:yepeng139
目前,织机向着高速化、智能化方向发展,无梭织机也越来越占主导地位,开发中高档织机控制系统是当前纺织机械领域的重要课题。织机的电子送经和卷取控制系统是中高档织机控制的关键技术之一,同时它也是无梭织机优越于有梭织机的重要特征之一,因此研究送经和卷取控制系统具有重要意义。 本文研究的内容是织机的送经和卷取控制系统,主要目的是保证织机在织造过程中纱线张力的动态稳定。主要工作如下: (1)在分析送经卷取系统原理和功能的基础上,提出了一种用较低成本完成所需控制功能的解决方案——以ARM嵌入式处理器S3C44B0为中心构建硬件平台,以嵌入式操作系统uClinux为基础构建软件平台。 (2)利用嵌入式处理器S3C44B0丰富的硬件资源,对电子送经卷取控制系统进行硬件设计:包括以S3C44B0为核心的最小系统电路的设计、与上位机通讯接口电路的设计、经纱张力检测与采样电路的设计、伺服电机驱动接口电路的设计和编码器接口电路的设计等. (3)利用嵌入式操作系统uClinux高实时、多任务等优点,对电子送经卷取控制系统进行软件设计: ●在分析uClinux系统的特点和功能的基础上,完成了在硬件电路板上的移植; ●在分析系统引导程序功能的基础上,完成了Boot Loader的设计; ●完成了系统设备驱动程序的设计:包括串口驱动程序设计、A/D驱动程序的设计和IIC驱动程序的设计等; ●在对织机工艺了解的基础上,以模块化的思想完成了系统应用程序的设计:包括张力传感器数据采集模块、控制算法模块和通讯模块等; (4)详细介绍了整个控制系统的调试过程。 本文设计的系统能使控制的经纱张力恒定,反应快速,控制精度高,很好地解决了开车痕等问题,能满足中高档织机的要求,具有实际应用价值。
上传时间: 2013-04-24
上传用户:athjac
本标准规定了用等效电压源法计算三相交流系统短路电流,并提出了计算中采用的校正系数的求取方法及推荐值
上传时间: 2013-12-07
上传用户:lx9076
:介绍了电动加载系统的硬件平台,分析了加载系统中多余力的产生机理,介绍了角加速度和多余转动 惯量的求取,并对多余力的消除提出了一种可行的方法,解决了电动加载系统多余力消除的问题。
上传时间: 2014-01-25
上传用户:ghostparker
【摘要】在人们生活以及工业生产等诸多领域经常涉及到液位和流量的控制问题,例如居民生活用水的供应,饮料、食品加工,溶液过滤,化工生产等多种行业的生产加工过程,通常需要使用蓄液池, 蓄液池中的液位需要维持合适的高度,既不能太满溢出造成浪费, 也不能过少而无法满足需求。因此液面高度是工业控制过程中一个重要的参数, 特别是在动态的状态下, 采用适合的方法对液位进行检测、控制,能收到很好的效果。PID 控制(比例、积分和微分控制)是目前采用最多的控制方法。【关键词】水箱液位; PID 控制;液位控制; Matlab 仿真一.引言在人们生活以及工业生产等诸多领域经常涉及到液位和流量的控制问题, 例如居民生活用水的供应,饮料、食品加工,溶液过滤,化工生产等多种行业的生产加工过程, 通常需要使用蓄液池, 蓄液池中的液位需要维持合适的高度, 既不能太满溢出造成浪费, 也不能过少而无法满足需求。因此液面高度是工业控制过程中一个重要的参数, 特别是在动态的状态下, 采用适合的方法对液位进行检测、控制,能收到很好的效果。本论文利用PID 算法在matlab 中进行仿真并讲解实物搭接效果, 具体如下:1、利用指导书中推导的模型和实际的参数,建立水箱液位控制系统的数学模型,并进行线性化;2、构成水箱液位闭环无静差系统,并测其动态性能指标和提出改善系统动态性能的方法,使得系统动态性能指标满足σ%≤10%,调节器调节阀水槽测量变送出水阀系数<0.5 秒,静态误差小于2%;3、通过在matlab 编程中求取合适的反馈变量K,然后与仿真模型结合构成最优控制的水箱液位系统,通过图形分析是否满足系统的性能参数;
标签: pid调节控制系统
上传时间: 2022-06-18
上传用户:1208020161
ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.
上传时间: 2013-07-01
上传用户:myworkpost