永磁同步直线电机

共 32 篇文章
永磁同步直线电机 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 32 篇文章,持续更新中。

三菱电机可视化整合制胜原动力

<P>目前,制造业所处的环境正在发生显著的变化。伴随着激烈的价格竞争与提高顾客满意度的需求,不仅需要提高生产力、提高质量、提高成品率,生产现场还需要能够应对迅速变化的措施。</P> <P>一直以来,三菱电机作为FA产品综合制造商,致力于提高机器、设备的功能和性能,为客户提供多样化的产品。而根据实际结果和经验找出生产现场中潜在的问题、并实施变革,这才是今后的使命。</P>

基于Multisim的计数器设计仿真

<span id="LbZY">计数器是常用的时序逻辑电路器件,文中介绍了以四位同步二进制集成计数器74LS161和异步二-五-十模值计数器74LS290为主要芯片,设计实现了任意模值计数器电路,并用Multisim软件进行了仿真。仿真验证了设计的正确性和可靠性,设计与仿真结果表明,中规模集成计数器可有效实现任意模值计数功能,并且虚拟仿真为电子电路的设计与开发提高了效率。<br /> <img a

STD标准中信号模型同步和门控机制研究

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">随着对IEEE1641标准研究的逐渐深入,信号的构建成为了研究重点。对信号模型进行同步和门控控制,可以影响到TSF(测试信号框架)模型的输出,从而达到控制

基于FPGA的全新数字化PCM中频解调器设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">为了对中频PCM信号进行直接解调,提出一种全新的数字化PCM中频解调器的设计方法。在实现过程中,采用大规模的FPGA芯片对位帧同步器进行了融合,便于设备的集成化和小型化。这种新型的中频解调器比传统的基带解调器具有硬件成

时钟分相技术应用

<p> 摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br /> 关键词: 时钟分相技术; 应用<br /> 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203<br /> 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br /> 性能。尤其现代电子系统对性

多制式数字视频信号转换电路的开发实践

<p> &nbsp;</p> <div> 介绍了多制式数字视频信号转换电路的实验设计。其主要功能是对模拟视频信号进行解码和数字化,并作隔行/逐行转换、尺度变换、帧频转换等处理,同时为PDP整机提供行、场同步信号以及消隐和时钟信号等。

三态门总线传输电路的Multisim仿真方案

<span id="LbZY">基于探索仿真三态门总线传输电路的目的,采用Multisim10仿真软件对总线连接的三态门分时轮流工作时的波形进行了仿真实验测试,给出了仿真实验方案,即用Multisim仿真软件构成环形计数器产生各个三态门的控制信号、用脉冲信号源产生各个三态门不同输入数据信号,用Multisim仿真软件中的逻辑分析仪多踪同步显示各个三态门的控制信号、数据输入信号及总线输出信号波形,结

运行多个过采样数据转换器的方法

本文将以ADS1252 ADC为例介绍在使用过采样数据转换器设计同步取样系统时需要考虑到的一些因素。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-120320140GCR.jpg" />

基于MC9S08SL8的电动汽车仪表盘信号转换器设计

<span id="LbZY">笔者以Freescale的S08系列8位微处理器MC9S08SL8为核心,为某电动汽车设计了一款仪表盘信号转换器,实现了电机转速检测、与电机控制器的LIN通信、原车仪表信号模拟等功能。利用芯片内部资源特性设计了其硬件结构及电路,根据仪表盘的原理和工作方式设计了软件流程,装车试验运行稳定,有很高的实用价值。<br /> <img alt="" src="http://

一种改进的基于时间戳的空间音视频同步方法

<span id="LbZY">空间多媒体通信过程中存在的不可预测的分组数据丢失、乱序,可变的链路传输及处理时延抖动以及收发端时钟不同步与漂移等问题,这可能导致接收端在对音视频数据进行显示播放时产生音视频不同步现象。为了解决此问题,提出了一种改进的基于时间戳的空间音视频同步方法,该方法采用一种相对时间戳映射模型,结合接收端同步检测和缓冲设计,能够在无需全网时钟和反馈通道的情况下,实现空间通信中的音

一种载波同步锁相环设计方案

<p> 研究了一种利用corid 算法的矢量及旋转模式对载波同步中相位偏移进行估计并校正的方法.设计并实现了基于corid 算法的数字锁相环.通过仿真验证了设计的有效性和高效性.</p> <p> <img alt="" src="http://dl.eeworm.com/ele/img/177094-1202091A23D44.jpg" style="width: 488px; height:

直流电机驱动电路设计

直流电机驱动电路设计

同步多个1 GSPS直接数字频率合成器AD9910

多个DDS器件同步后,就可以在多个频率载波实现相位和幅度的精确数字调谐控制。这种控制在雷达应用和用于边带抑制的正交(I/Q)上变频中很有用。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/31-130201155531143.jpg" style="width: 399px; height: 398px; " /><br />

数字电路设计中部分常见问题解析

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.909090042114258px; ">借助一个双向计时器的设计电路,以举例的形式对数字电路设计中3个方面的常见问题进行了较为详尽地分析,并提出了一些见解,即针

Fanuc系统数控车床设置工件零点常用方法

<p> 主轴控制回路为位置闭环控制,主轴电机的旋转与攻丝轴(Z轴)进给完全同步,从而实现高速高精度攻丝。</p> <p> <img alt="" src="http://dl.eeworm.com/ele/img/319641-12011616352U06.jpg" style="width: 372px; height: 273px" /></p>

使用时钟PLL的源同步系统时序分析

使用时钟PLL的源同步系统时序分析<BR>一)回顾源同步时序计算<BR>Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup Time<BR>Hold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew

BP8Y系列频敏变阻器资料

BP8Y系列频敏变阻器(以下简称变阻器)专用于电机功率1.5~200kW,频率为50Hz的YZR系列起重及冶金用三相异步电动机频繁操作条件下的起动及反接设备。该变阻器直接连接于异步电动机的转子回路中,<br /> 不需另装接触器等短接设备;能使电动机获得接近恒转矩的机械特性,是极为理想的起动元件。<br /> <img alt="" src="http://dl.eeworm.com/ele/im

数字隔离器为工业电机驱动应用带来性能优势

<div> 工业电机驱动中使用的电子控制必须能在恶劣的电气环境中提供较高的系统性能。电源电路会在电机绕组上导致电压沿激增现象,而这些电压沿则可以电容耦合进低电压电路之中。电源电路中,电源开关和寄生元件的非理想行为也会产生感性耦合噪声。控制电路与电机和传感器之间的长电缆形成多种路径,可将噪声耦合到控制反馈信号中。高性能驱动器需要必须与高噪声电源电路隔离开的高保真反馈控制和信号。在典型的驱动系统中,

锡焊机匀速送丝电路的设计

通过采用脉宽调制技术,并自动进行反馈调节,使得直流送丝电机的供电电压随电机扭矩的变化而改变,从而达到稳定送丝速度的作用。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-120213161040920.jpg" style="width: 427px; height: 397px" />

数字容性隔离器的磁场抗扰度

<div> 数字容性隔离器的应用环境通常包括一些大型电动马达、发电机以及其他产生强电磁场的设备。暴露在这些磁场中,可引起潜在的数据损坏问题,因为电势(EMF,即这些磁场形成的电压)会干扰数据信号传输。由于存在这种潜在威胁,因此许多数字隔离器用户都要求隔离器具备高磁场抗扰度 (MFI)。许多数字隔离器技术都声称具有高 MFI,但容性隔离器却因其设计和内部结构拥有几乎无穷大的MFI。本文将对其设计进