基于DSP的正弦波信号发生器设计论文这是一份非常不错的资料,欢迎下载,希望对您有帮助!
上传时间: 2022-02-07
上传用户:20125101110
近年来,随着永磁材料的发展,永磁同步电机应用日益广泛。永磁同步电机根据反电动势和电流波形的不同,可分为梯形波永磁同步电机(无刷直流电机)和正弦波永磁同步电机(永磁同步电机)。正弦波永磁同步电机为实现其正弦波驱动控制需要连续的转子位置信号,通常采用机械位置传感器(旋转变压器、光电编码器等),机械位置传感器虽可以提供高精度的转子位置信息,但其体积大,价格高,增加了转子的惯量,且性能易受环境因素的影响,限制了永磁同步电机的应用场合。近年来受到广泛的关注的无位置传感器技术,是通过检测反电动势(电压)或电流等过零点获取转子的位置信号,此技术虽取消了机械位置传感器,但存在控制复杂,位置检测精度不高,运行转速范围受到限制等问题。为解决上述问题,本文研究采用低成本的低分辨率位置传感器取代机械位置传感器,通过位置估算法得到高分辨率的转子位置信号,以实现永磁同步电机的正弦波驱动控制问题。 首先,本文分析了传统的采用位置区间的平均速度和采用平均速度并引用平均加速度实现位置估算法的原理,针对其不足提出了一种改进的方法,该法通过对位置区间初始速度的估算,可以显著提高速度、位置的估算精度。本文建立上述三种位置估算法的Matlab仿真模型,并对其进行了仿真研究,仿真结果表明:改进位置估算方法即使在加减速等动态性能过程中也能保持较小的位置误差,性能明显优于传统的方法。 其次,完成了以TI公司的数子信号处理器(DSP)TMS320LF2407A为主控芯片,以IR公司IR2110为驱动芯片采用低分辨率位置传感器的正弦波永磁同步电机控制系统的硬件电路的设计和调试工作。探讨了正弦波永磁同步电机在采用无电流传感器的电流开环控制时的控制策略问题。在此情况下电压相位角φ对电机运行性能有重要的影响,为得到最佳的φ=f(ω)曲线,需根据负载特性进行优化。 最后,完成了基于TMS320LF2407A采用低分辨率位置传感器的正弦波永磁同步电机的软件设计,文中详细讨论了位置估算程序和实现SVPWM程序的设计和调试,并对其进行了实验验证。
上传时间: 2013-07-23
上传用户:shwjl
现代交流调速系统中,永磁同步电机(PMSM)由于其良好的性能,正得到越来越广泛地应用。永磁同步电机的控制策略有很多,不同的控制策略各有千秋。有的满足了高性能要求,但成本却很高;有的满足了硬件低成本要求,但软件算法非常复杂、或者性能不理想,等等。因此,针对实际的应用场合,开发出性能价格比优越的控制器系统是非常有价值的。 本课题就是基于此思想,兼顾硬件成本和软件可行性,运用低成本策略、较优的软件算法设计出双闭环控制器系统,在低成本传感器条件下实现了永磁同步电机正弦波驱动控制。 本文根据永磁同步电机磁场定向下的空间矢量数学模型,对其控制所需的位置、速度和电流参数展开分析。提出了基于离散位置信号进行位置预估的原理,并分析了复杂工况下位置信号的矫正问题。利用BLDC方式与SVPWM方式的转换,解决了肩动过程中永磁同步电机脉动和失步问题。分析了基于英飞凌XC164CM单片机系统直流侧电阻采样计算相电流原理。设计了基于英飞凌XC164CM单片机的控制系统,外围功率驱动电路以及过电流保护等电路。编制了基于离散位置信号的永磁同步电机电压空间矢量(SVPWM)控制策略的C语言程序,完成了软件和系统的调试。 最后,进行了一系列的实验论证,并取得了理想的效果。
上传时间: 2013-04-24
上传用户:gaorxchina
传统开环运行的三相混合式步进电动机驱动系统中存在着振荡和失步等不足之处。本文针对这种情况,通过对理想化三相混合式步进电动机数学模型的分析,把三相混合式步进电动机视为一种低速同步电动机。同时,结合电流跟踪型PWM控制方式及恒流斩波驱动的工作原理,设计了基于数字信号处理器TMS320F2812的全数字三相混合式步进电动机正弦波细分驱动系统。 首先,本文从三相混合式步进电动机的数学模型出发,对步进电动机的细分驱动方式进行了研究,分析了步进电动机连续均匀旋转的工作机理。然后分析了步进电动机的运行特性及细分控制的必要性,进而分析了细分驱动对改善步进电动机运行性能的作用,并针对细分运行的一些不足之处,提出了均匀细分恒转矩控制的方案。理论分析表明,在混合式步进电动机的三相定子绕组中通以互差120°的正弦波电流时,可得到类似同步机的转矩特性,使电动机均匀旋转。 本系统硬件电路以TMS320F2812为核心,采用正弦波细分和电流跟踪型脉宽调制(PWM)技术实现三相混合式步进电动机的细分控制,使三相定子绕组电流严格跟踪电流给定信号变化。应用IR公司的IR2130集成驱动芯片进行了步进电动机驱动系统的功率驱动环节的设计,节省了板上空间,减小了装置体积。同时从装置可靠性出发,设计了一套安全可靠的硬件保护电路。 实验结果表明,本文所设计的三相混合式步进电动机正弦波细分驱动器具有优良的控制性能。细分运行时减弱了混合式步进电动机的低速振动和噪声,使电动机运行平稳,并改善了其低频运行性能。
上传时间: 2013-06-27
上传用户:ca05991270
任意波形发生器已成为现代测试领域应用最为广泛的通用仪器之一,代表了信号源的发展方向。直接数字频率合成(DDS)是二十世纪七十年代初提出的一种全数字的频率合成技术,其查表合成波形的方法可以满足产生任意波形的要求。由于现场可编程门阵列(FPGA)具有高集成度、高速度、可实现大容量存储器功能的特性,能有效地实现DDS技术,极大的提高函数发生器的性能,降低生产成本。 本文首先介绍了函数波形发生器的研究背景和DDS的理论。然后详尽地叙述了用FPGA完成DDS模块的设计过程,接着分析了整个设计中应处理的问题,根据设计原理就功能上进行了划分,将整个仪器功能划分为控制模块、外围硬件、FPGA器件三个部分来实现。最后就这三个部分分别详细地进行了阐述。 在实现过程中,本设计选用了Altera公司的EP2C35F672C6芯片作为产生波形数据的主芯片,充分利用了该芯片的超大集成性和快速性。在控制芯片上选用了三星公司的上S3C2440作为控制芯片。本设计中,FPGA芯片的设计和与控制芯片的接口设计是一个难点,本文利用Altera的设计工具QuartusⅡ并结合Verilog—HDL语言,采用硬件编程的方法很好地解决了这一问题。论文最后给出了系统的测量结果,并对误差进行了一定分析,结果表明,可输出步进为0.01Hz,频率范围0.01Hz~20MHz的正弦波、三角波、锯齿波、方波,或0.01Hz~20KHz的任意波。通过实验结果表明,本设计达到了预定的要求,并证明了采用软硬件结合,利用FPGA技术实现任意波形发生器的方法是可行的。
上传时间: 2013-08-03
上传用户:1079836864
由可编程器件控制的信号发生器可输出正弦波、方波、锯齿波,其频率可调。能输出正 弦波、方波、锯齿波的组合波形,且组合波形的频率可调。还能输出占空比和频率可调的方 波。
标签: 信号发生器
上传时间: 2013-05-28
上传用户:跃跃,,
频率合成技术广泛应用于通信、航空航天、仪器仪表等领域,目前,常用的频率合成技术有直接频率合成、锁相频率合成和直接数字频率合成(DDS)等。其中DDS是一种新的频率合成方法,是频率合成的一次革命。全数字化的DDS技术由于具有频率分辨率高、频率切换速度快、相位噪声低和频率稳定度高等优点而成为现代频率合成技术中的佼佼者。随着数字集成电路、微电子技术和EDA技术的深入研究,DDS技术得到了飞速的发展。 DDS是把一系列数字量化形式的信号通过D/A转换形成模拟量形式的信号的合成技术。主要是利用高速存储器作查寻表,然后通过高速D/A转换产生已经用数字形式存入的正弦波(或其它任意波形)。一个典型的DDS系统应包括以下三个部分:相位累加器可以时钟的控制下完成相位的累加;相位一幅度码转换电路一般由ROM实现;D/A转换电路,将数字形式的幅度码转换成模拟信号。 现场可编程门阵列(FPGA)设计灵活、速度快,在数字专用集成电路的设计中得到了广泛的应用。本论文主要讨论了如何利用FPGA来实现一个DDS系统,该DDS系统的硬件结构是以FPGA为核心实现的,使用Altera公司的Cyclone系列FPGA。 文章首先介绍了频率合成器的发展,阐述了基于FPGA实现DDS技术的意义;然后介绍了DDS的基本理论;接着介绍了FPGA的基础知识如结构特点、开发流程、使用工具等;随后介绍了利用FPGA实现直接数字频率合成(DDS)的原理、电路结构、优化方法等。重点介绍DDS技术在FPGA中的实现方法,给出了部分VHDL源程序。采用该方法设计的DDS系统可以很容易地嵌入到其他系统中而不用外接专用DDS芯片,具有高性能、高性价比,电路结构简单等特点;接着对输出信号频谱进行了分析,特别是对信号的相位截断误差和幅度量化误差进行了详细的讨论,由此得出了改善系统性能的几种方法;最后给出硬件实物照片和测试结果,并对此作了一定的分析。
上传时间: 2013-07-05
上传用户:suxuan110425
直接数字合成(DDS)技术采用全数字的合成方法,所产生的信号具有频率分辨率高、频率切换速度快、频率切换时相位连续、输出相位噪声低和可以产生任意波形等诸多优点。本文研究的是一种基于DDS/FPGA的多波形信号源系统,其中,DDS技术是其核心技术。DDS可以精确地控制合成信号的三个参量:幅度、相位以及频率,因此利用DDS技术可以合成任意波形。但因其数字化合成的固有特点,使其输出信号中存在大量杂散信号。杂散信号的主要来源是:相位截断带来的杂散信号;幅度量化带来的杂散信号;DAC的非线性特性带来的杂散信号。这些杂散信号严重影响了合成信号的频谱纯度。因此抑制这些杂散信号是提高合成信号谱质的关键。 本文在研究各种抑制DDS杂散技术的基础上,提出了中和加扰技术,这可以在很大程度上减小杂散对DDS输出信号谱质的影响。 EP1S808956C6是一款高性能的FPGA芯片,其超强的数据处理能力十分适合应用于DDS多波形信号源的开发。在QuartusⅡ平台下运用Verilog HDL语言和原理图设计可以很方便地应用各种抑制杂散信号的方法来提高输出信号的谱质。 结合高速DDS技术和FPGA两者的优点,本文设计了一种基于DDS/FPGA的多波形信号源,它能完成正弦波、余弦波、三角波、锯齿波、方波、AM、SSB、FM、2ASK、2FSK、π/4-QDPSK等多种信号。使得所设计的信号源可以适应多种不同的工作环境,给工作带了方便。
上传时间: 2013-07-27
上传用户:sc965382896
频率合成技术广泛应用于通信、航空航天、仪器仪表等领域,目前,常用的频率合成技术有直接频率合成、锁相频率合成和直接数字频率合成(DDS)等。其中DDS是一种新的频率合成方法,是频率合成的一次革命。全数字化的DDS技术由于具有频率分辨率高、频率切换速度快、相位噪声低和频率稳定度高等优点而成为现代频率合成技术中的佼佼者。随着数字集成电路、微电子技术和EDA技术的深入研究,DDS技术得到了飞速的发展。 DDS是把一系列数字量化形式的信号通过D/A转换形成模拟量形式的信号的合成技术。主要是利用高速存储器作查寻表,然后通过高速D/A转换产生已经用数字形式存入的正弦波(或其它任意波形)。一个典型的DDS系统应包括以下三个部分:相位累加器可以时钟的控制下完成相位的累加;相位一幅度码转换电路一般由ROM实现;D/A转换电路,将数字形式的幅度码转换成模拟信号。 现场可编程门阵列(FPGA)设计灵活、速度快,在数字专用集成电路的设计中得到了广泛的应用。本论文主要讨论了如何利用FPGA来实现一个DDS系统,该DDS系统的硬件结构是以FPGA为核心实现的,使用Altera公司的Cyclone系列FPGA。 文章首先介绍了频率合成器的发展,阐述了基于FPGA实现DDS技术的意义;然后介绍了DDS的基本理论;接着介绍了FPGA的基础知识如结构特点、开发流程、使用工具等;随后介绍了利用FPGA实现直接数字频率合成(DDS)的原理、电路结构、优化方法等。重点介绍DDS技术在FPGA中的实现方法,给出了部分VHDL源程序。采用该方法设计的DDS系统可以很容易地嵌入到其他系统中而不用外接专用DDS芯片,具有高性能、高性价比,电路结构简单等特点;接着对输出信号频谱进行了分析,特别是对信号的相位截断误差和幅度量化误差进行了详细的讨论,由此得出了改善系统性能的几种方法;最后给出硬件实物照片和测试结果,并对此作了一定的分析。
上传时间: 2013-04-24
上传用户:yx007699
在船舶交管系统中,雷达信息处理是最重要的组成部分。视频回波处理中的杂波处理要求实时性很高,大约要在一个距离单元的时间(0.05-0.1us)内完成。杂波处理如恒虚警处理本身比较复杂,这类处理过程又要求快速,图像显示系统要求及时的把接收到的雷达方位数据从极坐标转换成直角坐标。在软件上实现这些算法虽然精度可以达到,但是实时性问题不能满足。因此这类问题多采用高速专用数字设备来实现。FPGA在数字信号处理领域有非常广阔的应用前景,以其优良的性能在数字信号处理中发挥了重大的作用。CORDIC算法可以在硬件上以很高的精度实现一些函数和运算。针对以上几点,本文提出了利用CORDIC算法,基于FPGA来实现雷达信号处理和图像显示的算法研究,用硬件来实现正弦、余弦、正切、乘法、除法、指数和对数等基本函数和运算,把他们设计成为可重用的IP core,这样可以满足实时性和精度的问题。从而在将来的算法研究中方便的调用,这样在算法研究中可以节约大量的时间,在一定程度上降低研究的难度。 围绕雷达信号处理和图像显示,本次课题设计主要做了如下工作: 1.对CORDIC算法进行分析和研究,以及它在雷达信号处理和图像显示中的影响。 2.成功用硬件描述语言在Xilinx公司软件ISE的环境下编写代码,在Synplify和Modelsim上做了综合和仿真。 3.对实验结果进行精度和速度分析。 4.对雷达信号处理和图像显示的相关算法进行分析和研究。 5.从实例分析IP core的特点,对算法研究的影响和IP core在雷达信号处理和图像显示中的应用。 最终在实践环节,成功利用CORDIC算法,在FPGA上实现可重用的IP core,这些IP core能够以很高的精度实现一些基本函数和运算,在雷达信号处理与图像显示中起到很大的作用。
上传时间: 2013-07-16
上传用户:steele