虫虫首页|资源下载|资源专辑|精品软件
登录|注册

模拟设计

  • FPGA内全数字延时锁相环的设计.rar

    现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟,减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其各自又分为数字设计和模拟设计。虽然用模拟的方法实现的DLL所占用的芯片面积更小,输出时钟的精度更高,但从功耗、锁定时间、设计难易程度以及可复用性等多方面考虑,我们更愿意采用数字的方法来实现。 本论文是以Xilinx公司Virtex-E系列FPGA为研究基础,对全数字延时锁相环(DLL)电路进行分析研究和设计,在此基础上设计出具有自主知识产权的模块电路。 本文作者在一年多的时间里,从对电路整体功能分析、逻辑电路设计、晶体管级电路设计和仿真以及最后对设计好的电路仿真分析、电路的优化等做了大量的工作,通过比较DLL与PLL、数字DLL与模拟DLL,深入的分析了全数字DLL模块电路组成结构和工作原理,设计出了符合指标要求的全数字DLL模块电路,为开发自我知识产权的FPGA奠定了坚实的基础。 本文先简要介绍FPGA及其时钟管理技术的发展,然后深入分析对比了DLL和PLL两种时钟管理方法的优劣。接着详细论述了DLL模块及各部分电路的工作原理和电路的设计考虑,给出了全数字DLL整体架构设计。最后对DLL整体电路进行整体仿真分析,验证电路功能,得出应用参数。在设计中,用Verilog-XL对部分电路进行数字仿真,Spectre对进行部分电路的模拟仿真,而电路的整体仿真工具是HSIM。 本设计采用TSMC0.18μmCMOS工艺库建模,设计出的DLL工作频率范围从25MHz到400MHz,工作电压为1.8V,工作温度为-55℃~125℃,最大抖动时间为28ps,在输入100MHz时钟时的功耗为200MW,达到了国外同类产品的相应指标。最后完成了输出电路设计,可以实现时钟占空比调节,2倍频,以及1.5、2、2.5、3、4、5、8、16时钟分频等时钟频率合成功能。

    标签: FPGA 全数字 延时

    上传时间: 2013-06-09

    上传用户:yd19890720

  • 被动组件之电感设计与分析

    随着高频微波在日常生活上的广泛应用,例如行动电话、无线个人计算机、无线网络等,高频电路的技术也日新月异。良好的高频电路设计的实现与改善,则建立在于精确的组件模型的基础上。被动组件如电感、滤波器等的电路模型与电路制作的材料、制程有紧密的关系,而建立这些组件等效电路模型的方法称为参数萃取。 早期的电感制作以金属绕线为主要的材料与技术,而近年来,由于高频与高速电路的应用日益广泛,加上电路设计趋向轻薄短小,电感制作的材质与技术也不断的进步。例如射频机体电路(RFIC)运用硅材质,微波集成电路则广泛的运用砷化镓(GaAs)技术;此外,在低成本的无线通讯射频应用上,如混合(Hybrid)集成电路则运用有机多芯片模块(MCMs)结合传统的玻璃基板制程,以及低温共烧陶瓷(LTCC)技术,制作印刷式平面电感等,以提升组件的质量与效能,并减少体积与成本。 本章的重点包涵探讨电感的原理与专有名词,以及以常见的电感结构,并分析影响电感效能的主要因素与其电路模型,最后将以电感的模拟设计为例,说明电感参数的萃取。

    标签: 被动组件 电感 设计与分析

    上传时间: 2013-11-20

    上传用户:yuanxiaoqiang

  • 模拟设计cadence教程

    Cadence 设计教程

    标签: cadence 模拟设计 教程

    上传时间: 2013-10-27

    上传用户:solmonfu

  • 模拟设计cadence教程

    Cadence 设计教程

    标签: cadence 模拟设计 教程

    上传时间: 2013-10-29

    上传用户:dazhihui66

  • 被动组件之电感设计与分析

    随着高频微波在日常生活上的广泛应用,例如行动电话、无线个人计算机、无线网络等,高频电路的技术也日新月异。良好的高频电路设计的实现与改善,则建立在于精确的组件模型的基础上。被动组件如电感、滤波器等的电路模型与电路制作的材料、制程有紧密的关系,而建立这些组件等效电路模型的方法称为参数萃取。 早期的电感制作以金属绕线为主要的材料与技术,而近年来,由于高频与高速电路的应用日益广泛,加上电路设计趋向轻薄短小,电感制作的材质与技术也不断的进步。例如射频机体电路(RFIC)运用硅材质,微波集成电路则广泛的运用砷化镓(GaAs)技术;此外,在低成本的无线通讯射频应用上,如混合(Hybrid)集成电路则运用有机多芯片模块(MCMs)结合传统的玻璃基板制程,以及低温共烧陶瓷(LTCC)技术,制作印刷式平面电感等,以提升组件的质量与效能,并减少体积与成本。 本章的重点包涵探讨电感的原理与专有名词,以及以常见的电感结构,并分析影响电感效能的主要因素与其电路模型,最后将以电感的模拟设计为例,说明电感参数的萃取。

    标签: 被动组件 电感 设计与分析

    上传时间: 2014-06-16

    上传用户:南国时代

  • 模拟电子器件基础教程

    模拟电路设计本身是一个非常复杂的学科,而对相关器件的了解更是学习中的重中之重,本期电子书教程主要围绕模拟电子器件,梳理有关模拟设计基础的基本设计技术。包括理想的运算放大器基础知识、运算放大器错误源和规格以及专业放大器,如仪表放大器、可变增益放大器、对数放大器、模拟倍频器、模拟开关和基准电压源等。 本书共计65篇文章、18万字,目的是为广大从事该模拟设计的工程师以及电子工程相关学子提供学习资料和设计参考指南。 

    标签: 模拟电子器件

    上传时间: 2021-10-24

    上传用户:bluedrops

  • 摘要 : 介绍 丁 DSP技 术 中的双音 多频 (DTMF)技术 .以及产生 与检测 Drl?,IF信 号 的几 种方 法 .提 出并 详细 推导 了利 用 Gt~rtze]算法实现滤波器组的方

    摘要 : 介绍 丁 DSP技 术 中的双音 多频 (DTMF)技术 .以及产生 与检测 Drl?,IF信 号 的几 种方 法 .提 出并 详细 推导 了利 用 Gt~rtze]算法实现滤波器组的方法 及利用仿真软件对 DTMF进芋亍模拟设计的过程 .

    标签: DTMF rtze DSP Drl

    上传时间: 2013-12-21

    上传用户:leehom61

  • 射击训练游戏

    这是用单片机与12864实现的模拟设计游戏,有原理图,可运行。

    标签: 射击训练

    上传时间: 2016-07-12

    上传用户:alicerobert

  • 竞赛抢答器

     用汇编语言模拟设计一抢答器工作的程序。该抢答器抢答开始后,显示各抢答输入的时间,并将最快抢答标识为红色,且闪烁。当抢答成功后,即播放一小段乐曲,以示祝贺。时间分辨率不低于10。 设计要求: (1)具有8个抢答输入; (2)显示抢答剩余时间(初始10秒); (3)显示抢答成功者。 扩展要求: (1)抢答成功后,有声音提示。 (2)时间分辨率小于10ms。 (3)完善其它自定义功能。 

    标签: 竞赛 抢答器

    上传时间: 2016-07-17

    上传用户:乐宏满天

  • 竞赛抢答器

     用汇编语言模拟设计一抢答器工作的程序。该抢答器抢答开始后,显示各抢答输入的时间,并将最快抢答标识为红色,且闪烁。当抢答成功后,即播放一小段乐曲,以示祝贺。时间分辨率不低于10。 设计要求: (1)具有8个抢答输入; (2)显示抢答剩余时间(初始10秒); (3)显示抢答成功者。 扩展要求: (1)抢答成功后,有声音提示。 (2)时间分辨率小于10ms。 (3)完善其它自定义功能。 

    标签: 竞赛 抢答器

    上传时间: 2016-07-17

    上传用户:乐宏满天