多功能数字钟设计 一、设计任务: (一)主体功能 用HDL设计一个多功能数字钟,包含以下主要功能: 1.计时及校时,时间可以24小时制或12小时制显示 2.日历:显示年月日星期,及设定设定功能 3.跑表:启动/停止/保持显示/清除 4.闹钟:设定闹钟时间,整点提示
上传时间: 2013-12-31
上传用户:songrui
网络时间协议NTP 源码 版本v4.2.0b 该源码用于linux平台下,提供网络校时服务。
上传时间: 2015-12-13
上传用户:yyq123456789
采样高压电流,计量安培小时数通过无线定时传输,支持无线校时、密码设置等功能,可扩展成zigbee组网
上传时间: 2014-09-02
上传用户:2525775
VHDL数字钟 数字电子钟 此数字电子钟具有的功能包括: 1. 计时,时、分、秒显示; 2. 十二小时与二十四小时之间的转换; 3. 上下午显示; 4. 对时、分、秒的校时功能;
上传时间: 2013-12-19
上传用户:gxrui1991
该源码是采用dspbuilder进行设计,目的是完成一个为随机m序列校验器,很有用看看就知道了
标签: dspbuilder 源码
上传时间: 2013-12-31
上传用户:四只眼
用Altera公司的QuartusII编写的电子钟程序,可以下载至开发板,实现一个智能数字钟功能,计时,校时,闹钟,跑表等功能,也可用于学习verilog HDL语言与数字逻辑
上传时间: 2013-12-21
上传用户:13517191407
【设计题目】 多功能数字钟的设计 【设计目的】 1掌握数字系统的分析和设计方法 2能够熟练的、合理的选用集成电路器件 3熟悉EWB软件的使用。 【设计指标及要求】 设计一个多功能数字钟,以一昼夜24小时为一个计数周期。准确计时,具有“时”“分”“秒”数字显示。整点能自动打点、报时。要求报时声响四低一高,最后一响为整点。具有校时功能。要求电路主要采用中小规模CMOS集成电路。要求电路尽量简化,并选用同类型的器件。在EWB电子工作平台上进行电路的设计和计算机仿真。
上传时间: 2014-12-08
上传用户:亚亚娟娟123
中南大学数字电子技术课程设计--数字钟的设计 一.设计目的 1. 进一步掌握各芯片的逻辑功能及使用方法。 2. 进一步掌握数字钟的设计方法和和计数器相互级联的方法。 3. 进一步掌握数字系统的设计和数字系统功能的测试方法。 4. 进一步掌握数字系统的制作和布线方法。 二.设计要求 1.设计指标 数字钟具有显示时、分、秒的功能; 有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间; 计时过程具有报时功能,当时间到达整点前10秒进行蜂鸣报时,报时声音四低一高; 并且要求走时准确。 2.设计要求 画出电路原理图(或仿真电路图); 元器件及参数选择,有相关原器件清单; 3.制作要求 自行装配和调试,并能发现问题和解决问题。 4.编写设计报告 写出设计与制作的全过程,附上有关资料和图纸,有心得体会。
上传时间: 2013-12-25
上传用户:netwolf
两种AstarPathFinder 一种DijkstraPathfinder BFS,DFS等相关寻路代码总结 带地图随机生成和记时器
标签: DijkstraPathfinder AstarPathFinder BFS
上传时间: 2014-01-03
上传用户:天诚24
这是一个数字钟的VHDL实现.采用八段数码管显示! --可调闹铃,可校时。
上传时间: 2013-12-27
上传用户:qq21508895