架构规范
共 23 篇文章
架构规范 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 23 篇文章,持续更新中。
时钟抖动和相位噪声对采样系统的影响
如果明智地选择时钟,一份简单的抖动规范几乎是不够的。而重要的是,你要知道时钟噪声的带宽和频谱形状,才能在采样过程中适当地将它们考虑进去。很多系统设计师对数据转换器时钟的相位噪声和抖动要求规定得不够高,几皮秒的时钟抖动很快就转换成信号路径上的数分贝损耗。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-12050Q52953630
IBIS模型之第2部分-IBIS模型总质量的确定
<div>
本文是三部曲系列文章的第 2 部分。第 1 部分(请见参考文献 1)讨论了数字输入/输出缓冲器信息规范 (IBIS) 仿真模型的基本要素,以及它们在 SPICE 环境中的产生过程。本文(第 2 部分)将研究 IBIS 模型正确性检测。第 3 部分将刊登在后续《模拟应用期刊》上,其将介绍 IBIS 用户如何对印刷电路板 (PCB)开发阶段出现的信号完整性问题进行研究。<br />
<
MT-016 DAC基本架构III:分段DAC
当我们需要设计一个具有特定性能的DAC时,很可能没有任何一种架构是理想的。这种情况下,可以将两个或更多DAC组合成一个更高分辨率的DAC,以获得所需的性能。这些DAC可以是同一类型,也可以是不同类型,各DAC的分辨率无需相同
MT-020 ADC架构I:Flash转换器
本教程首先概括讨论作为ash转换器基本构建模块的比较器。
华为pcb布线规范
华为pcb布线规范
乘法DAC和运算放大器控制交流信号的失调和幅度
<div>
本应用笔记介绍如何运用本文所述电路来避免添加额外的求和放大器,以及IOUT架构如何支持交流和直流两种输入,从而使该电路非常适合数据采集和仪器仪表应用。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/829019-120615160Z0b1.jpg" style="width: 450px; height: 218px; "
MT-022 ADC架构III:Σ-Δ型ADC基础
-型ADC是现代语音频带、音频和高分辨率精密工业测量应用所青睐的转换器。
MT-015 DAC基本架构II:二进制DAC
虽然串DAC和温度计DAC是迄今最为简单的DAC架构,但需要高分辨率时,它们绝不是 最有效的。二进制加权DAC每位使用一个开关,首创于1920年代(参见参考文献1、2和3)。 自此以后一直颇受欢迎,成为现代精密和高速DAC的支柱架构。
电位计讯号转换器
电位计讯号转换器 AT-PM1-P1-DN-ADL 1.产品说明 AT系列转换器/分配器主要设计使用于一般讯号迴路中之转换与隔离;如 4~20mA、0~10V、热电偶(Type K, J, E, T)、热电阻(Rtd-Pt100Ω)、荷重元、电位计(三線式)、电阻(二線式)及交流电压/电流等讯号,机种齐全。 此款薄型设计的转换器/分配器,除了能提供两组讯号输出(输出间隔离)或24V激发电源供传送器
施耐德真空断路器说明书PDF
<p>
施耐德真空断路器说明书</p>
<p>
概述 3<br />
标准与规范 3<br />
使用环境 3<br />
型号说明 3<br />
EV12s 真空断路器的电气性能 4<br />
详细技术参数 5<br />
外形尺寸 6<br />
电气接线原理图 11<br />
底盘车接地方式 15<br />
EV12s 真空断路器与开关柜的配合尺寸 16<br
AN-741鲜为人知的相位噪声特性
<p>
</p>
<div>
关于相位噪声专题的信息有很多,包括相位噪声特性1、相位噪声测量方法2以及它对系统性能的影响3。众所周知,振荡器和时钟的相位噪声已成为导致现代无线电系统性能降低的因素之一。然而,大多数传统相位噪声分析仅将重点放在单载波无线电系统中正弦波信号的降低,而相位噪声对多载波接收机、宽带系统或数字无线电的影响则很少涉及。本应用笔记将讨论一些与数据采样系统相位噪声有
MT-021 ADC架构II:逐次逼近型ADC
数年以来,逐次逼近型ADC一直是数据采集系统的主要依靠
一种具有自动纠错功能的FIR滤波器研究
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">提出了一种有效实现自动纠错功能FIR数字滤波器技术,该技术采用2种不同架构的标准滤波器通过并行操作来完成。任一滤波器软错误的发生就会引起两个滤波器输出不匹
采用FemtoCharge技术的高速、高分辨率、低功耗的新一代ADC
先进的系统架构和集成电路设计技术,使得模数转换器 (ADC) 制造商得以开发出更高速率和分辨率,更低功耗的产品。这样,当设计下一代的系统时,ADC设计人员已经简化了很多系统平台的开发。例如,同时提高ADC采样率和分辨率可简化多载波、多标准软件无线电系统的设计。这些软件无线电系统需要具有数字采样非常宽频范围,高动态范围的信号的能力,以同步接收远、近端发射机的多种调制方式的高频信号。同样,先进的雷达系
针对高速应用的电流回授运算放大器
讯号路径设计讲座(9)针对高速应用的电流回授运算放大器<BR>电流回授运算放大器架构已成为各类应用的主要解决方案。该放大器架构具有很多优势,并且几乎可实施于任何需要运算放大器的应用当中。<BR>电流回授放大器没有基本的增益频宽产品的局限,随着讯号振幅的增加,而频宽损耗依然很小就证明了这一点。由于大讯号具有极小的失真,所以在很高的频率情况下这些放大器都具有极佳的线性度。电流回授放大器在很宽的增益范围
IBIS模型第3部分-利用IBIS模型研究信号完整性问题
<div>
本文是关于在印刷电路板 (PCB) 开发阶段使用数字输入/输出缓冲信息规范(IBIS) 模拟模型的系列文章之第 3 部分(共三部分)。“第 1 部分”讨论了 IBIS仿真模型的基本组成,以及它们在 SPICE 环境中产生的过程1。“第 2 部分”讨论了 IBIS 模型有效性验证。2 在设计阶段,我们会碰到许多信号完整性问题,而 IBIS
MT-014 DAC基本架构I:DAC串和温度计(完全解码)DAC
本指南讨论最基本的DAC架构:“串”DAC和“温度计”DAC。串DAC的起源与开尔文爵士有 关,他于19世纪中叶发明了开尔文分压器。串DAC在当今颇受欢迎,特别是在典型分辨率 为6到8位的数字电位计等应用中。温度计DAC则相对独立于代码相关的开关毛刺,因而是 低失真分段DAC和流水线式ADC的常用构建模块。
MEMS器件气密封装工艺规范
MEMS是融合了硅微加工,LIGA和精密机械加工等多种加工技术,并应用现代信息技术构成的微型系统.
管道支架设计手册(规范)
<p>
管道支架设计手册(规范)</p>
<p>
<img border="0" src="http://dl.eeworm.com/ele/img/200810912515127801.jpg" /></p>
宽带射频功率放大器的数字预失真技术研究
<div>
本课题主要研究对象为数字预失真技术中的功放模型的建立及数字预失真算法的研究。功放的数学模型主要分为无记忆模型和记忆模型,分析了不同模型的参数估计的方法。针对以往常见的模型反转数字预失真算法,课题分析并使用了新颖的间接学习(indirect learning)数字预失真算法,从而有效避免了无法对功放模型进行求逆的缺陷,并在此架构下仿真了不同功放模型的参数估计对于数字预失真效果的影响。针