这篇论文以数字电视条件接收系统为研究对象,系统硬件设计以DSP和FPGA为实现平台,采用以DSP实现其加密算法、以FPGA实现其外围电路,对数字电视条件接收系统进行设计。首先根据数字电视条件接收系统的原理及其软硬分离的发展趋势,提出采用 DSP+FPGA结构的设计方式,将ECC与AES加密算法应用于SK与CW的加密;根据其原理对系统进行总体设计,同时对系统各部分的硬件原理图进行详细设计,并进行 PCB设计。其次采用从上而下的设计方式,对FPGA实现的逻辑功能划分为各个功能模块,然后再对各个模块进行设计、仿真。采用Quartus Ⅱ7.2软件对FPGA实现的逻辑功能进行设计、仿真。仿真结果表明:基于通用加扰算法(CSA)的加扰器模块,满足TS流加扰要求;块加密模块的最高时钟频率达到229.89MHz,流加密模块的最高时钟频率达到331.27MHz,对于实际的码流来说,具有比较大的时序裕量;DSP接口模块满足 ADSP BF-535的读写时序;包处理模块实现对加密后数据的包处理。最后对条件接收系统中加密算法程序采用结构化、模块化的编程方式进行设计。 ECC设计时采用C语言与汇编语言混合编程,充分利用两种编程语言的优势。将ECC 与AES加密算法在VisualDSP++3.0开发环境下进行验证,并下载至ADSP BF-535评估板上运行。输出结果表明:有限域运算汇编语言编程的实现方式,其运行速度明显提高, 192位加法提高380个时钟周期,32位乘法提高92个时钟周期;ECC与AES达到加密要求。上述工作对数字电视条件接收系统的设计具有实际的应用价值。关键词:条件接收,DSP,FPGA,ECC,AEs
标签: DSPFPGA 数字电视 条件接收系统
上传时间: 2013-07-03
上传用户:www240697738
设计了一款基于三网融合的数字家庭媒体中心。采用SMP8644 做高清解码与系统控制,配备UTI 机卡分离的有线数字电视(DVB-C)接收模块、e 家佳家庭子网控制模块、CBHD 蓝光光头机芯和前端处理模块以及一些外围接口,通过SATA 接口可内置或外挂大容量硬盘,通过10/100 Mbit/s 以太网卡和WiFi 无线网卡,可以上网连接固定网站,并实现与数字家庭子网中的计算机、移动媒体终端及其他设备互连,实现资源共享。通过外接CVBS 摄像头和传声器,可扩展支持视频通话。通过UART 接口外接TD-SCDMA 模块,可进行3G 数据通信。对构成的硬件、软件系统做了简要介绍。
标签: 三网融合 数字家庭 媒体中心
上传时间: 2013-11-14
上传用户:xinyuzhiqiwuwu
数字电视中的加密
标签: 数字电视 加密
上传时间: 2013-12-18
上传用户:拔丝土豆
主要完成数字电视前端信号处理和缓冲作用的verilog源代码,可以直接使用
标签: verilog 数字电视 信号处理 源代码
上传用户:woshiayin
在公司做的一个用FPGA实现的数字电视系统中 ASI转TS流的程序
标签: FPGA ASI 数字电视 TS流
上传时间: 2015-05-14
上传用户:xhz1993
日本地面数字电视广播技术介绍,能够同时实现移动电话观看电视
标签: 日本 地面数字 电视广播 电视
上传时间: 2013-12-23
上传用户:zhangliming420
Linux下DVB 数字电视播放器,包括IP Over DVB源代码.
标签: DVB Linux Over 数字电视
上传时间: 2013-12-20
上传用户:gengxiaochao
linux数字电视播放器,比先的版本高一些.
标签: linux 数字电视 播放器 版本
上传时间: 2014-01-01
上传用户:alan-ee
数字电视MMDS-QPSK系统方案 21世纪是信息的世纪,数字化和网络化已成为不可阻挡的趋势
标签: MMDS-QPSK 数字电视 系统方案
上传时间: 2015-07-11
上传用户:cuibaigao
本书是关于数字电视处理原理的书籍,适用与初学者
标签: 数字电视 书籍
上传时间: 2014-01-20
上传用户:lvzhr