暂存

共 50 篇文章
暂存 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 50 篇文章,持续更新中。

基于FPGA的AD转换控制器设计

采用FPGA器件EPlC12实现了对A/D转换芯片AD7822的实时采样控制,并将采集的数据暂存到SEAM中以备后续处理。整个设计在QuartusIl环境下,采用Veriiog HDL语言描述,给出了硬件电路连接、硬件内部逻辑设计以及测试波形,可用于模拟信号的高速实时采集。

人机界面控制系统

针对人机界面控制系统的阐述,主要分控制区、状态区、读写区、暂存区、日历的人机对话综述。

基于USB的可移动闪盘技术探讨

·摘要:  可移动闪盘是当前出现的一种新型便携式存储设备,以其存储空间大、读写速度快、保存方便持久、不易损坏等特点,获得了越来越多人的青睐.该文探讨了基于USB的可移动闪盘的基本结构和原理,着重阐述了PC与闪盘设备之间的数据传输过程,以及数据暂存与交换技术和Bad Block处理技术.  

基于FPGA的图像采集卡的研究与实现

近年来,随着计算机技术的飞速发展,特别是FPGA等可编程逻辑器件技术的不断成熟,FPGA技术已成为目前电路设计领域最为热门的技术之一。它目前己经广泛地应用于通信、数据处理、网络、仪器、工业控制、军事和航空航天等众多领域。本套图像采集卡系统可应用于烟草异物剔除系统中,用于实时读取流水线上的CCD相机拍照产生的烟叶图像,并经过一定的预处理传输给后台控制程序。 本图像采集卡系统在硬件系统上以Lattic

DS1302数据暂存器的灵活应用

DS1302是美国Dallas公司生产的,将时钟、RAM集成于一体的专用芯片,如图1 所示,应用非常广泛。尤其是它的数据暂存功能,可以取代一些带电池RAM、E2PROM等芯片的功能,使系统设计简单、成

基于FPGA的Turbo码硬件设计及性能分析

随着通信技术的高速发展以及军事与民用两方面对传输信息的更高要求,当今的纠错码技术已经不能仅仅在理论上探讨问题,必须进一步的提升到实际应用当中去,并且已经成为大部分通信系统中不可或缺的一项关键技术。 本文介绍了Turbo码编码系统的结构,针对Furbo码的特点,重点研究了系统递归卷积码(RSC)和交织器的特点及二者在Turbo码中的作用。接着对译码系统的结构也进行了介绍,重点在迭代译码中进行了研究,

基于USB技术的数据采集卡设计

设计了一种基于USB 总线的数据采集卡,采用ATmega128 单片机结合IDT7132 双端口RAM 完成数据采集和暂存,并由AT89S51 单片机通过USB 接口芯片FT245BM 完成<BR>与

基于ARM核嵌入式系统的AES算法优化

本文从AES的算法原理和基于ARM核嵌入式系统的开发着手,研究了AES算法的设计原则、数学知识、整体结构、算法描述以及AES存住的优点利局限性。 针对ARM核的体系结构及特点,对AES算法进行了优化设计,提出了从AES算法本身和其结构两个方面进行优化的方法,在算法本身优化方面是把加密模块中的字节替换运算、列混合运算和解密模块中的逆列混合运算中原来的复杂的运算分别转换为简单的循环移位、乘和异或运算。

基于运动补偿的去隔行系统的研究与FPGA设计

本文采用基于运动补偿的算法,对去隔行系统及其FPGA设计作了深入的研究.该系统包括三个关键模块运动估计模块是去隔行系统的设计重点,设计为双向运动估计,采用菱形快速搜索算法,主要分为计算和控制两大部分.计算部分为SAD计算模块,采用累加树和流水线技术;控制部分根据菱形搜索算法的第三步搜索的特点,对比较模块、SAD暂存器等模块做了具体的设计.对于运动补偿模块采用双向补偿的算法,补偿精度为半像素.根据半

基于DSP/FPGA的多波形数字脉冲压缩系统硬件的研究与实现

现代雷达系统广泛采用脉冲压缩技术,用以解决作用距离与分辨能力之间的矛盾。脉冲压缩是指雷达通过发射宽脉冲,保证足够的最大作用距离,而接收时,采用相应的脉冲压缩法获得窄脉冲以提高距离分辨率的过程。同时,数字信号处理技术的迅猛发展和广泛应用,为雷达脉冲压缩处理的数字化实现提供了可能。 本文主要研究雷达多波形频域数字脉冲压缩系统的硬件系统实现。在匹配滤波理论的指导下,成功研制了基于FPGAEP1K100Q

基于FPGA的高分辨率图像采集卡.rar

随着计算机科学和视频技术的广泛发展,数字图像采集在电子通信与信息处理领域得到了广泛的应用,例如广播电视的数字化、网络视频、监视监控系统等. 视频图像采集卡作为计算机视频应用的前端设备,承担着模拟视频信号向数字视频信号转换的任务,在多媒体时代占据着重要的位置.设计一种功能灵活,使用方便,便于嵌入到系统中的视频信号采集电路具有重要的实用意义. 本文首先介绍数字图像采集系统的发展现状和前景,提出了本次设

基于FPGA的Turbo码硬件设计及性能分析.rar

随着通信技术的高速发展以及军事与民用两方面对传输信息的更高要求,当今的纠错码技术已经不能仅仅在理论上探讨问题,必须进一步的提升到实际应用当中去,并且已经成为大部分通信系统中不可或缺的一项关键技术。 本文介绍了Turbo码编码系统的结构,针对Furbo码的特点,重点研究了系统递归卷积码(RSC)和交织器的特点及二者在Turbo码中的作用。接着对译码系统的结构也进行了介绍,重点在迭代译码中进行了研究,

基于FPGA的图像采集卡的研究与实现.rar

近年来,随着计算机技术的飞速发展,特别是FPGA等可编程逻辑器件技术的不断成熟,FPGA技术已成为目前电路设计领域最为热门的技术之一。它目前己经广泛地应用于通信、数据处理、网络、仪器、工业控制、军事和航空航天等众多领域。本套图像采集卡系统可应用于烟草异物剔除系统中,用于实时读取流水线上的CCD相机拍照产生的烟叶图像,并经过一定的预处理传输给后台控制程序。 本图像采集卡系统在硬件系统上以Lattic

基于FPGA的全方位视觉图像畸变校正.rar

全方位视觉能够在一幅图像中观测到半球域的信息,因此其应用也越来越广泛,鱼眼镜头是建立全方位视觉系统的最有效的方法之一,它使用单一镜头就能够捕获半球图像,使用两个鱼眼镜头则能够一次获取整个空间的完整图像,但是鱼眼镜头图像虽然观测视野很大,但也带来了较大的图像畸变,给应用造成了很大的问题。虽然这种畸变可以用很多方法来进行校正,但大多方法都只限于理论或在PC机上实现,但由于其体积,功耗和处理速度等原因,

基于FPGA的AVS实时高清视频编码器的研究与实现.rar

随着多媒体信息技术的发展,信息技术的迅速提高,对多媒体视频压缩图像的应用越来越广泛。音视频产品数字化、高清化成为未来消费类电子发展的大趋势。AVS标准是我国具有自主知识产权的信源编码标准,其视频标准的主要应用对象是标准清晰度/高清晰度电视。2006年2月,AVS视频标准已经正式被批准为国家标准,进入了产业化推广的阶段。作为AVS编码标准产业链上的重要一环,AVS标准清晰度/高清晰度视频编解码芯片的

基于FPGA的数据采集系统研究.rar

数据采集是信号与信息系统中一个重要的组成部分,也是数字信号处理的关键环节。本论文主要介绍一种基于FPGA的数据采集系统,提出一种由高速A/D转换芯片、高性能FPGA和PCI总线接口组成的数据采集系统方案及其的硬件电路实现方法。该系统利用AD器件对信号进行放大、差分转换和模数转换,利用FPGA设计内部模块和时钟信号来进行电路控制及实现数据缓存、数据传递等功能,最后通过PCI逻辑接口把暂存在FPGA的

基于ARM的图像采集系统的设计

近年来,随着计算机和通信技术的飞速发展,特别是网络的迅速普及和3C(计算机、通信、消费电子)合一的加速,微型化和专业化成为发展的新趋势,嵌入式产品已经成为了信息产业的主流,嵌入式系统技术也成为目前电子产品设计领域最为热门的技术之一,目前已经广泛地应用于军事国防、消费电子、网络通信、工业控制等各个领域。本文在研究视频采集发展现状和趋势的基础上,设计了一种基于32位处理器的嵌入式图像采集和传输系统。此

基于FPGA的高分辨率图像采集卡

随着计算机科学和视频技术的广泛发展,数字图像采集在电子通信与信息处理领域得到了广泛的应用,例如广播电视的数字化、网络视频、监视监控系统等. 视频图像采集卡作为计算机视频应用的前端设备,承担着模拟视频信号向数字视频信号转换的任务,在多媒体时代占据着重要的位置.设计一种功能灵活,使用方便,便于嵌入到系统中的视频信号采集电路具有重要的实用意义. 本文首先介绍数字图像采集系统的发展现状和前景,提出了本次设

基于AT89S52单片机的电子记分牌设计

<p>基于AT89S52单片机的电子记分牌设计</p><p>目前单片机在我们生活中的应用非常广泛,本设计采用AT89S52 单片机实现计时和记分功能,采用该装置</p><p>可根据实际情况进行比分的修改和时间的准确显示。在硬件设计中,完成了LED 数码管显示、按键控制系统设计</p><p>以及辅助功能的设计。在软件设计中,运用C 语言完成功能选择、倒计时等功能。该电子记分牌可用于不同球赛</p><

ds1302中文资料.

<p>时钟计数功能,可以对秒、分钟、小时、月、星期、年的计数。年计数可达到2100年。   有31*8位的额外数据暂存寄存器  最少I/O引脚传输,通过三引脚控制  工作电压:2.0-5.5V   工作电流小于320 纳安(2.0V)   读写时钟寄存器或内部RAM(31*8位的额外数据暂存寄存)可以采用单字节模式和突发模式   8-pin DIP封装或8-pin SOICs  兼容