时钟设置

共 53 篇文章
时钟设置 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 53 篇文章,持续更新中。

FANUC_RS232通讯参数设置与操作

<span style="font-family:Verdana, Geneva, sans-serif;line-height:normal;white-space:normal;background-color:#F5F5F5;">FANUC_RS232通讯参数设置与操作</span>

VI电子称程序下载

资料介绍说明:<br /> 1.本程序只在Windows XP 平台上经过完整测试,因此只能保证该程序在winXP系统下运行正确。<br /> 2.由于本程序使用了Access数据库,因此需要计算机安装有Microsoft Access。<br /> 3.将本程序下载到本地计算机后,需要建立与用户信息.mdb的ODBC链接。建立方法如下: 进入开始菜单 控制面板 管理工具 数据源(ODBC),建立

AN-1064了解AD9548的输入基准监控器

<p> &nbsp;</p> <div> 如AD9548数据手册所述,AD9548的输入端最多可支持八个独立参考时钟信号。八路输入各有一个专用参考监控器,判断输入参考信号的周期是否满足用户要求。图1是参考监控器和必要支持元件的框图。参考监控器测量输入参考信号的周期,并声明信号是过慢还是过快,即表示参考信号有误。该信息保存在参考状态寄存器内(各参考监控器具有用户可读取的专用状态寄存器)。虽然参考

时钟抖动和相位噪声对采样系统的影响

如果明智地选择时钟,一份简单的抖动规范几乎是不够的。而重要的是,你要知道时钟噪声的带宽和频谱形状,才能在采样过程中适当地将它们考虑进去。很多系统设计师对数据转换器时钟的相位噪声和抖动要求规定得不够高,几皮秒的时钟抖动很快就转换成信号路径上的数分贝损耗。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-12050Q52953630

COOLMOS_原理结构

看到不少网友对COOLMOS感兴趣,把自己收集整理的资料、个人理解发出来,与大家共享。个人理解不一定完全正确,仅供参考。COOLMOS(super junction)原理,与普通VDMOS的差异如下:<br /> 对于常规VDMOS器件结构,大家都知道Rdson与BV这一对矛盾关系,要想提高BV,都是从减小EPI参杂浓度着手,但是外延层又是正向电流流通的通道,EPI参杂浓度减小了,电阻必然变大,R

电流无源采样仿真(multisim)

本电路是实际应用电路,参数设置仿真与实际应用相符,朋友们可直接采用!

在AD9981上实现自动失调功能

<div> AD9981是首款集成自动失调功能的显示电子器件(DEPL)。自动失调功能通过计算所需的失调设置来工作,从而在箝位期间产生给定的输出代码。当自动失调使能时(寄存器0x1B:5 = 1),寄存器0x0B-0x10的设置由自动失调电路用作期望的箝位代码(或目标代码),而非失调值。电路会在箝位后(但仍在&ldquo;后肩&rdquo;期间)输出代码和目标代码作比较,然后上调或下调失调以进行

ADC的九个关键指标

<p> &nbsp;</p> <p>   模拟转换器性能不只依赖分辨率规格</p> <p>   大量的模数转换器(ADC)使人们难以选择最适合某种特定应用的ADC器件。工程师们选择ADC时,通常只注重位数、信噪比(SNR)、谐波性能,但是其它规格也同样重要。本文将介绍ADC器件最易受到忽视的九项规格,并说明它们是如何影响ADC性能的。</p> <p>   1. SNR比分辨率更为重要。</

5 Gsps高速数据采集系统的设计与实现

<p> <span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">以某高速实时频谱仪为应用背景,论述了5 Gsps采样率的高速数据采集系统的构成和设计要点,着重分析了采集系统的关键部分高速ADC(analog to digital,模数转换器)的设计、系统采样时钟设计、模数

MT-019 DAC接口基本原理

本教程概述与内置基准电压源、模拟输出、数字输入和时钟驱动器的DAC接口电路相关的 一些重要问题。由于ADC也需要基准电压源和时钟,因此本教程中与这些主题相关的大多 数概念同样适用于ADC。

时钟分相技术应用

<p> 摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br /> 关键词: 时钟分相技术; 应用<br /> 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203<br /> 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br /> 性能。尤其现代电子系统对性

多制式数字视频信号转换电路的开发实践

<p> &nbsp;</p> <div> 介绍了多制式数字视频信号转换电路的实验设计。其主要功能是对模拟视频信号进行解码和数字化,并作隔行/逐行转换、尺度变换、帧频转换等处理,同时为PDP整机提供行、场同步信号以及消隐和时钟信号等。

高精度I2C实时时钟的设计

<div> Abstract: This application note presents an overview of the operational characteristics of accurate I&sup2;C real-time clocks (RTCs),including the DS3231, DS3231M, and DS3232. It focuses on gen

4-20mA~0-5V两通道模拟信号隔离采集A D转换器

isoad系列产品实现传感器和主机之间的信号安全隔离和高精度数字采集与传输,广泛应用于rs-232/485总线工业自动化控制系统,4-20ma / 0-10v信号测量、监视和控制,小信号的测量以及工业现场信号隔离及长线传输等远程监控场合。通过软件的配置,可接入多种传感器类型,包括电流输出型、电压输出型、以及热电偶等等。 产品内部包括电源隔离,信号隔离、线性化,a/d转换和rs-485串行通信等模块

一种改进的基于时间戳的空间音视频同步方法

<span id="LbZY">空间多媒体通信过程中存在的不可预测的分组数据丢失、乱序,可变的链路传输及处理时延抖动以及收发端时钟不同步与漂移等问题,这可能导致接收端在对音视频数据进行显示播放时产生音视频不同步现象。为了解决此问题,提出了一种改进的基于时间戳的空间音视频同步方法,该方法采用一种相对时间戳映射模型,结合接收端同步检测和缓冲设计,能够在无需全网时钟和反馈通道的情况下,实现空间通信中的音

施耐德PLC视频教程下载

本视频主要讲施耐德PLC硬件方面的知识学习,包括Quantum系列的相关模块知识。附件还包括了施耐德PLC联机编程手册。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/1132425-12092G50123415.jpg" style="width: 512px; height: 288px" /><br /> 1&nbsp;&nbsp;

基于EWB平台的基尔霍夫定律仿真实验

仿真使用EWB人为设置故障,模拟电路可能发生断路、短路等现象时的状态,完整表达定理的适用范围,通过传统验证和仿真软件的对比,让两者匹配到最佳状况。实验显示,使用EWB对电路可实现全面仿真,为真实实验的设计和调试奠定了基础。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-120222112416331.jpg" style="w

时钟抖动时域分析(下)

时钟抖动时域分析(下):<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-12050Q52P2264.jpg" /><br />

模拟信号发生频率计方法

 计算方法: 1) A值(相位)的计算:根据设置的相位值D(单位为度,0度-360度可设置),由公式A=D/360,得出A值,按四舍五入的方法得出相位A的最终值; 2) B偏移量值的计算:按B=512*(1/2VPP-VDC+20)/5; 3) C峰峰值的计算:按C=VPP/20V*4095;

3GHz射频信号源模块GR6710

产品概要: 3GHz射频信号源模块GR6710是软件程控的虚拟仪器模块,可以通过测控软件产生9kHz到3GHz的射频信号源和AM/FM/CW调制输出,具有CPCI、PXI、SPI、RS232、RS485和自定义IO接口。 产品描述: 3GHz射频信号源模块GR6710是软件程控的虚拟仪器模块,可以通过测控软件产生9kHz到3GHz的射频信号源和AM/FM/CW调制输出,还可以通过IQ选件实现其它任