📚 时钟同步技术资料

📦 资源总数:6190
💻 源代码:12555
🔌 电路图:1
时钟同步是通过各个能产生时钟的器件线连接到SCL线上来实现的,上述的各个器件可能都有自己独立的时钟,各个时钟信号的频率、周期、相位和占空比可能都不相同,由于“线与”的结果,在SCL线上产生的实际时钟的低电平宽度由低电平持续时间最长的器件决定,而高电平宽度由高电平持续时间最短的器件决定。[1]

🔥 时钟同步热门资料

查看全部6190个资源 »

目前,以互联网业务为代表的网络应用,正快速地向包括数据、语音、图像的综合宽带多媒体方向发展,构建宽带化、大容量、全业务、智能化的现代通信网络已成为大势所趋.宽带无线接入(BWA)凭借其组网快速灵活、运营维护方便及成本较低等竞争优势,迅速成为市场热点,各种微波、无线通信领域的先进手段和方法不断引入,各...

📅 👤 zhoujunzhen

IEEEl588提出了一种包同步技术,即把与同步相关的时间信息封装在数据报文中,仍然使用原来的以太网数据线传送,无需额外的时钟线,使组网连接简化。只要按照这个规范去策划和设计网络系统,就可以在不增加网络负荷和组网成本的情况下,实现整个系统的亚微妙级的时钟同步,从而可以有效解决分布式系统的实时性问...

📅 👤 anng

X1205 是一个带有时钟 振荡器用一个外部的 这样除去了外部的离散元件和一个调整电容 实时时钟用分别的时 存器日历可正确通过2099 年 强大的双报警功能 每个星期二或三月21日上午5:23均可 件的中断IRQ 管脚 该器件提供一个备份电源输入脚V 整个X1205器件的工作电压...

📅 👤 Divine

FIFO(先进先出队列)通常用于数据的缓存和用于容纳异步信号的频率或相位的差异。本FIFO的实现是利用 双口RAM 和读写地址产生模块来实现的.FIFO的接口信号包括异步的写时钟(wr_clk)和读时钟(rd_clk)、 与写时钟同步的写有效(wren)和写数据(wr_data) 、与读时钟同步...

📅 👤 赵云兴

TTCAN协议在CAN协议基础之上,将事件触发机制与实时性更高的时间触发机制相结合,提高了网络实时性,满足对安全性要求苛刻的实时系统以及总线日益增长的信息负载的需求;同时,CAN总线技术的基础为TTCAN总线技术研究奠定了很好的软硬件支持条件。 论文首先介绍了TTCAN协议的通讯原理、软硬件环境的建...

📅 👤 refent

💻 时钟同步源代码

查看更多 »
📂 时钟同步资料分类