PSoC(可编程片上系统)是Cypress半导体公司生产的包含有8位微处理器核和数字与模拟混合的信号阵列芯片,其应用领域与8位的MCU相同。与8位的MCU的区别在于PSoC的数字周边资源(如定时器、PWM、UART等等)和模拟周边资源(放大器、比较器、滤波器等等)以数字模块和模拟模块的方式给出。不同型号的PSoC芯片的差异,主要是拥有数字模块和模拟模块的数量不同,用户可以根据自己的需要来定义这些模块。所有这些预定义的模块称为用户模块。在PSoC Express出现以前,开发PSoC的应用项目与MCU的应用开发相似,使用PSoC Designer集成开发环境,根据项目的需要调用和配置资源(用户模块),然后编写代码(C或汇编)、编译、调试等步骤,制成目标芯片
标签: Cypress PSoC 8位微处理器 可编程片上系统
上传时间: 2016-06-01
上传用户:ryb
一些经典的算法小程序,包括一些经典的魔方阵,数字,排序,赌博,集合组合,图,阵列,矩阵,堆叠,伫列等.
上传时间: 2014-01-05
上传用户:huannan88
21世纪,人类面临着实现经济和社会可持续发展的重大挑战,能源问题越来越突出,太阳能等可再生能源逐渐成为人类关注的焦点。时至今日,人类对光伏系统的研究越来越深入广泛,但在光伏系统的研发过程中,太阳能电池由于受日照强度、环境温度影响较大,导致实验成本过高,研发周期变长。太阳能电池阵列模拟器便能较好地解决这一问题。 @@ 本文首先对比了模拟式太阳能电池模拟器和数字式太阳能电池模拟器的优缺点,选取了数字式太阳能电池阵列模拟器作为研究对象,并对研究太阳能电池阵列模拟器的实际意义作了阐述。随后描述了太阳能电池的输出特性,讨论了适合工程计算的太阳能电池阵列数学物理模型。 @@ 本文研究的太阳能电池阵列模拟器由功率电路和控制电路两部分组成。功率电路选取了半桥型DC/DC电路作为主电路拓扑,对其工作过程进行了分析,并对各部分电路进行了设计。然后设计了电压电流双闭环调节器,在此基础之上用PSIM仿真软件对所设计的太阳能电池阵列模拟器进行了仿真,包括静态工作点的仿真以及动态响应速度的仿真,通过仿真验证了模拟器能够达到所要求指标。 @@ 控制电路板是整个模拟器的核心控制部分,通过控制运算提供输出电压的参考值,进而提供控制功率管开通关断的PWM信号。本文选取了microchip公司的dsPIC30F2023作为主控制芯片,分析了该型号微处理芯片的性能特点,介绍了模拟信号采样电路、232通讯电路、人机交互界面电路等外围电路的硬件设计,调节器采用了数字PID控制。 @@ 在MPLAB集成开发环境中进行了软件方案的设计,主要包括主程序、生成PWM程序、AD采样、故障处理、人机交互程序等,介绍了各个模块的程序流程。 @@ 软硬件系统设计完成后,最终实现了太阳能电池阵列模拟器,可以为光伏系统的研究提供一个良好的实验平台。 @@关键词:太阳能电池阵列模拟器;半桥型DC/DC变换器;dsPIC30F2023
上传时间: 2013-07-28
上传用户:cceezzpp
光伏阵列是光伏系统的重要组成部分,它决定了光伏系统的发电量,同时也是光伏系统成本的主要部分。因此合理配置光伏阵列,提高光伏阵列的利用效率一直是光伏系统设计的研究重点,也是降低光伏系统发电成本的重要措施。本文采用了可变电子负载现场测试方法,设计并研制出基于Philips公司的LPC2214的光伏阵列测试仪样机。本文主要工作及创新在于: 1.在基于LPC2214测试控制部分的硬件电路设计中,为电压和电流的采样各设置了四路不同量程的采样通道。采样时系统自动选择最合适的量程,提高电压和电流大范围测量时的精度; 2.通过对系统进行一次预采样来确定光伏阵列的开路电压和短路电流。预采样的方法只需要使可变电子负载完成一次由阻值为零到阻值为无穷大的操作; 3.对测试得到的数据首先将电压值进行从小到大的升序重组,其对应的电流值采用lagrange中值法对进行数字滤波处理,从而消除由于偶然出现的脉冲性干扰所引起的采样值偏差; 4.对辅助电源、测试控制电路和液晶显示进行了一体化的设计,使光伏阵列特性的测量和显示可以在本测试仪上一次完成; 5.本测试仪样机可以利用光伏阵列的数学模型以及测量的实时数据对光伏阵列的特性曲线进行预估和分析。 通过对光伏阵列进行实际测量,得到的实验结果表明:该样机测试系统运行稳定、携带方便、测量精度较高、一次完整的测试只需14ms左右,测试速度快,并且测量得到的伏安特性可以在液晶上直接以曲线的形式显示,使测得的阵列特性更为直观,能满足工程应用的需要。
上传时间: 2013-04-24
上传用户:fairy0212
采用EEPROM 工艺设计通用阵列逻辑器件 ——遇到的问题与解决方案 深圳市国微电子股份有限公司 裴国旭 电可擦除只读存储器(EEPROM)工艺可广泛运用于各种消费产品中,像微控制器、 无线电话、数字信号处理器、无线通讯设备以及诸如专用芯片设计等诸多应用设备中。0.18μmEEPROM 智能模块平台可广泛应用于快速增长的IC 卡市场,如手机SIM 卡、借记卡、信用卡、身份证、智能卡、USB 钥匙以及其他需要安全认证或需时常更新和编写资料的应用设备中。
上传时间: 2013-11-10
上传用户:baba
通用阵列逻辑GAL实现基本门电路的设计 一、实验目的 1.了解GAL22V10的结构及其应用; 2.掌握GAL器件的设计原则和一般格式; 3.学会使用VHDL语言进行可编程逻辑器件的逻辑设计; 4.掌握通用阵列逻辑GAL的编程、下载、验证功能的全部过程。 二、实验原理 1. 通用阵列逻辑GAL22V10 通用阵列逻辑GAL是由可编程的与阵列、固定(不可编程)的或阵列和输出逻辑宏单元(OLMC)三部分构成。GAL芯片必须借助GAL的开发软件和硬件,对其编程写入后,才能使GAL芯片具有预期的逻辑功能。GAL22V10有10个I/O口、12个输入口、10个寄存器单元,最高频率为超过100MHz。 ispGAL22V10器件就是把流行的GAL22V10与ISP技术结合起来,在功能和结构上与GAL22V10完全相同,并沿用了GAL22V10器件的标准28脚PLCC封装。ispGAl22V10的传输时延低于7.5ns,系统速度高达100MHz以上,因而非常适用于高速图形处理和高速总线管理。由于它每个输出单元平均能够容纳12个乘积项,最多的单元可达16个乘积项,因而更为适用大型状态机、状态控制及数据处理、通讯工程、测量仪器等领域。ispGAL22V10的功能框图及引脚图分别见图1-1和1-2所示。 另外,采用ispGAL22V10来实现诸如地址译码器之类的基本逻辑功能是非常容易的。为实现在系统编程,每片ispGAL22V10需要有四个在系统编程引脚,它们是串行数据输入(SDI),方式选择(MODE)、串行输出(SDO)和串行时钟(SCLK)。这四个ISP控制信号巧妙地利用28脚PLCC封装GAL22V10的四个空脚,从而使得两种器件的引脚相互兼容。在系统编程电源为+5V,无需外接编程高压。每片ispGAL22V10可以保证一万次在系统编程。 ispGAL22V10的内部结构图如图1-3所示。 2.编译、下载源文件 用VHDL语言编写的源程序,是不能直接对芯片编程下载的,必须经过计算机软件对其进行编译,综合等最终形成PLD器件的熔断丝文件(通常叫做JEDEC文件,简称为JED文件)。通过相应的软件及编程电缆再将JED数据文件写入到GAL芯片,这样GAL芯片就具有用户所需要的逻辑功能。 3.工具软件ispLEVER简介 ispLEVER 是Lattice 公司新推出的一套EDA软件。设计输入可采用原理图、硬件描述语言、混合输入三种方式。能对所设计的数字电子系统进行功能仿真和时序仿真。编译器是此软件的核心,能进行逻辑优化,将逻辑映射到器件中去,自动完成布局与布线并生成编程所需要的熔丝图文件。软件中的Constraints Editor工具允许经由一个图形用户接口选择I/O设置和引脚分配。软件包含Synolicity公司的“Synplify”综合工具和Lattice的ispVM器件编程工具,ispLEVER软件提供给开发者一个简单而有力的工具。
上传时间: 2013-11-17
上传用户:看到了没有
X9241概述X9241是XICOR公司生产的、把4个E2POT数字电位器集成在单片的CMOS集成电路上的一种数字电位器。它包含4个电阻阵列,每个阵列包含63个电阻单元,在每个单元之间和2个端点之间都有被滑动单元访问的抽头点。滑动单元在阵列中的位置由用户通过2线串行总线接口控制。每个电阻阵列与1个滑动端计数寄存器(WCR)和4个8位数据寄存器联系在一起。这4个数据寄存器可由用户直接写入和读出。WCR的内容控制滑动端在电阻阵列中的位置,其功能框图如图1所示。X9241工作原理 X9241支持双向总线的定向规约,是一个从属器件。它的高4位地址为0101(器件类型辨识符),低4位地址由A3~A0输入端状态决定。在SDA线上的数据只有在SCL为低期间才能改变状态。当SCL为高时,SDA状态的改变用来表示开始和终止条件(开始条件:SCL为高时,SDA由高至低的跳变;终止条件:SCL为高时,SDA由低至高的跳变)。送给X9241的所有命令都由开始条件引导,在其后输出X9241从器件的地址。X9241把串行数据流与该器件的地址比较,若地址比较成功,则作出一个应答响应。送到X9241的下一个字节包括指令及寄存器指针的信息,高4位为指令,低4位用来指出4个电位器中的1个及4个辅助寄存器中的1个。
上传时间: 2014-01-18
上传用户:黄酒配奶茶
【经典设计】VHDL源代码下载~~ 其中经典的设计有:【自动售货机】、【电子钟】、【红绿灯交通信号系统】、【步进电机定位控制系统】、【直流电机速度控制系统】、【计算器】、【点阵列LED显示控制系统】 基本数字逻辑设计有:【锁存器】、【多路选择器】、【三态门】、【双向输入|输出端口】、【内部(缓冲)信号】、【编码转换】、【加法器】、【编码器/译码器】、【4位乘法器】、【只读存储器】、【RSFF触发器】、【DFF触发器】、【JKFF触发器】、【计数器】、【分频器】、【寄存器】、【状态机】
上传时间: 2015-06-16
上传用户:chenxichenyue
本文提出在数字移动通信中子带滤波器组处理可以提高不同阵元信号的相关性,从而能改善自适应阵列抑制码间干扰(ISI)和共信道干扰(CCI)的能力.在文[6]的基础上,本文研究了子带滤波器组在宽带自适应天线旁 瓣相消中的应用,对其原理进行了理论分析,提出了有效的子带处理方法.经研究表明,子带滤波器组处理能有效增加主、辅助天线信号的相关性,从而提高系统干扰相消比.而且适当的过采样能使系统干扰相消比进一步提高.计算机仿真结果和实测雷达数据处理结果证实了子带处理方法的有效性和理论分析的正确性.
上传时间: 2013-12-24
上传用户:dreamboy36
本文提出在数字移动通信中子带滤波器组处理可以提高不同阵元信号的相关性,从而能改善自适应阵列抑制码间干扰(ISI)和共信道干扰(CCI)的能力.在文[6]的基础上,本文研究了子带滤波器组在宽带自适应天线旁 瓣相消中的应用,对其原理进行了理论分析,提出了有效的子带处理方法.经研究表明,子带滤波器组处理能有效增加主、辅助天线信号的相关性,从而提高系统干扰相消比.而且适当的过采样能使系统干扰相消比进一步提高.计算机仿真结果和实测雷达数据处理结果证实了子带处理方法的有效性和理论分析的正确性.
上传时间: 2014-01-25
上传用户:redmoons