《数字电路基础》是通信、电子信息等相关专业的基础课教材,全书共分7章,主要内容有:数字逻辑基础、组合逻辑电路、时序逻辑电路、脉冲信号的产生与变换电路、半导体存储器、数模与模数转换器、PLD和Verilog-HDL简介,各章配有例题、小结及习题。《数字电路基础》内容丰富、结构合理、实用性强,既可作为通信、电子信息等相关专业的专科、本科教材,也可以作为从事相关专业的技术人员参考书。
标签: 数字电路基础
上传时间: 2013-04-24
上传用户:问题问题
·本书是《从算法设计到硬线逻辑的实现——复杂数字逻辑系统的Verilog HDL设计技术和方法》的配套用书。主要内容包括12个实验练习和Verilog的语法手册。各个实验由浅入深,从简单到复杂,介绍了用Verilog语言设计数字电路系统的实用方法与技术,有较强的实践性与指导意义。语法部分包括标志符的使用、基本语句以及系统任务与函数的介绍。内容较为详尽,可方便学生与工程技术人员查询使用,对学习Veri
上传时间: 2013-06-30
上传用户:万有引力
· 本书系统地介绍了一种在专用集成电路设计领域具有广泛应用前景的硬件描述语言——Verilog HDL语言。利用Verilog HDL语言设计数字逻辑电路和数字系统的新方法,是电子电路设计方法的一次革命性的变化,也是21世纪的电子工程师所必须掌握的专门知识。 本书共分12章。第1章对硬件描述语言进行了概述,并给出了EDA的典型设计流程与有关硬件
标签: VerilogHDL 数字系统设计
上传时间: 2013-07-14
上传用户:qazxsw
随着人们生活水平的提高,如何实现家庭防盗这一问题也变的尤其的突出,传统的机械锁由于其构造的简单,被撬的事件屡见不鲜,电子锁由于其保密性高,使用灵活性好,安全系数高,受到了广大用户的亲呢。 设计本课题时构思了两种方案:一种是用以AT89C2051为核心的单片机控制方案;另一种是用以74LS112双JK触发器构成的数字逻辑电路控制方案。考虑到单片机方案原理复杂,而且调试较为繁琐,所以本文采用后一种方案。
上传时间: 2013-12-26
上传用户:墙角有棵树
以FPGA为数字逻辑平台,借助继电器矩阵和多路模拟开关,以ADS1211为核心,在单片机控制下,联合实现手持式虚拟/智能存储示波表中数字多用表功能,实验表明该设计是行之有效的。文中介绍了数字多用表的系统结构,重点讨论了其测量电路和智能控制方案。 Abstract: The digital multimeter in virtual/intellect digital-oscillorgaph was fulfilled, which was controlled by singlechip computer by relay matrix and analogue switches,in which FPGA was used for digital logical plot-form, ADS1211 for kernel chip, the experiment showed the design was feasible, the system struction was present-ed in the paper, measure circuit and intellect control plan of digital multimeter were mainly given.
上传时间: 2013-11-02
上传用户:瓦力瓦力hong
数字密码锁设计:本文的电子密码锁利用数字逻辑电路,实现对门的电子控制,并且有各种附加电路保证电路能够安 工作,有极高的安全系数。 关键词 电子密码锁 电压比较器 555单稳态电路 计数器 JK触发器 UPS电源。 1 引言 随着人们生活水平的提高,如何实现家庭防盗这一问题也变的尤其的突出,传统的机械锁由于其构造的简单,被撬的事件屡见不鲜,电子锁由于其保密性高,使用灵活性好,安全系数高,受到了广大用户的亲呢。 设计本课题时构思了两种方案:一种是用以AT89C2051为核心的单片机控制方案;另一种是用以74LS112双JK触发器构成的数字逻辑电路控制方案。考虑到单片机方案原理复杂,而且调试较为繁琐,所以本文采用后一种方案。 2 总体方案设计 2.1设计思路 共设了9个用户输入键,其中只有4个是有效的密码按键,其它的都是干扰按键,若按下干扰键,键盘输入电路自动清零,原先输入的密码无效,需要重新输入;如果用户输入密码的时间超过40秒(一般情况下,用户不会超过40秒,若用户觉得不便,还可以修改)电路将报警80秒,若电路连续报警三次,电路将锁定键盘5分钟,防止他人的非法操作。
上传时间: 2013-11-13
上传用户:ligi201200
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。
上传时间: 2013-10-24
上传用户:古谷仁美
包含内容有1.逻辑代数基础 2逻辑函数的表示方式和化简 3中规模集成电路的分析和设计 4触发器及其简单应用电路 5同步时序电路的分析和设计 6常见的同步集成时序电路 7异步时序电路的分析和设计 8数字逻辑技术的最新发展 是我们大学老师(这方面的专家)数字逻辑的课件,非常不错
上传时间: 2013-12-14
上传用户:leehom61
一、课程目的与要求 本课程的主要目的是在了解数字信号处理的基本概念和基本方法的基础上,掌握利用数字信号处理器件进行数字信号处理的工程实现的基本方法和过程。数字信号处理理论不是本课程的重点,课程实验设置的目的也不是要求学生掌握一个或几个复杂的数字信号处理算法的实现方法,而是通过简化对数字信号处理理论的要求,使学生将主要注意力集中在完整的数字信号处理的工程实现方法和流程上来。但是学生必须首先具备以下要求: 1. 了解"信号与系统"以及"数字信号处理"的基本概念和方法; 2. 了解模拟电路和数字逻辑电路知识,了解常见的硬件接口协议,包括串行接口等; 3. 能够熟练使用MATLAB; 4. 具有良好的英语阅读能力。 通过本课程的学习,学生必须达到以下要求: 1. 了解数字信号处理器件的体系结构和功能特点。掌握一种汇编指令,了解各种开发工具并熟练使用一种开发工具; 2. 了解数字信号处理系统的基本构成框架; 3. 了解数字信号处理的工程实现方法和步骤,并能够独立完成简单的数字信号处理工程实现任务; 4. 具备快速阅读和理解工程性英文文献的能力。
上传时间: 2013-12-12
上传用户:weiwolkt
本文主要分析了FIR数字滤波器的基本结构和硬件构成特点,简要介绍了FIR滤波器实现的方式优缺点 结合Altera公司的Stratix系列产品的特点,以一个基于MAC的8阶FIR数字滤波器的设计为例,给出了使用Verilog硬件描述语言进行数字逻辑设计的过程和方法,并且在QuartusⅡ的集成开发环境下编写HDL代码,进行综合 利用QuartusⅡ内部的仿真器对设计做脉冲响应仿真和验证。
上传时间: 2017-01-24
上传用户:Miyuki