虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

数字追频控制

  • 一种基于数字信号处理器控制的变频电源

    200710098692-一种基于数字信号处理器控制的变频电源这是一份非常不错的资料,欢迎下载,希望对您有帮助!

    标签: 数字信号处理器 变频电源

    上传时间: 2022-01-13

    上传用户:

  • 宽带射频数字接收机实验平台的FPGA实现

    该文利用FPGA技术,设计了全概率宽带数字接收机的实验平台,并在其上提出了数字接收机实现的可行性方法,以及对这些方法的验证.该文的主要贡献和创新有以下几个方面.提出了并行结构算法的工程实现,讨论了解决前端采样的高速数据流远远超过后端DSP处理能力问题的可行性方法.利用多相滤波下变频的并行结构特点,使滤波器能够以高效的形式实现,也使得后端的混频能够工作在一个较低的速率上.经过多相滤波下变频处理后的数据,在速率和数量上都有大幅减少,达到了现有通用DSP器件的处理能力的要求.针对多相滤波下变频与短数据快速测频算法的特点,用FPGA搭建了其实验模型,并利用微机EPP接口,对实验目标板进行控制并与其进行数据交换.利用FPGA的在线编程特性,可以方便灵活对各种实现方法加以验证、比较.同时也给调试带来了方便,可以每个模块单独调试而不用改变硬件结构,使调试效率大大提高.该平台也可用来对其他数字处理算法进行实现性分析与实验.参考软件无线电设计的概念和国内外相关文献,提出了多项滤波下变频结构的FPGA实现.传统的DDC通过数字混频、滤波、抽取实现数字下变频,在高速A/D和电子侦察环境条件下商用DDC不能使用.该文采用滤波器多相分解方法,按数字混频序列划分调谐信道,使用先抽取,后低通滤波,再混频的数字下变频结构,高效实现了变载频带通信号数字下变频.结合多相滤波下变频结构、算法对测频精度及速度的要求,提出了短数据快速测频算法的具体实现,使用流水线的设计方法,提高了系统的数据吞吐率,在尽可能短的时间内提供多相滤波下变频所需的载频位置信息.以上两部分的FPGA实现除了纯粹的算法模块外,还包括测试用的外围模块,以及运行于实验平台上的控制模块、缓存、数据控制等.这些模块也用FPGA来实现.

    标签: FPGA 宽带 实验 射频

    上传时间: 2013-06-22

    上传用户:haoxiyizhong

  • 新型数字射频功放系统的研究.rar

    本课题是应北京奔驰--戴姆勒克莱斯勒汽车制造有限公司的要求而研究的一种射频信号源。要求能产生并发射音乐调制的射频信号,用于其车载收音机的性能和接收效果的测试,能使收音机连续搜台,并且要分多个频段对其收音机的中波段进行逐台测试。因为以前的车载收音机都是通过电缆有线连接到其收音机上,但这样往往得不到实际效果,而且使用麻烦,所以在设计系统时选择使用无线射频(调幅)信号源,这样更容易让该公司方便使用,系统中还设计了很简洁的键盘和LCD交互界面,使工人操作时很容易上手。 在考虑系统方案的过程中,我们选择了少有人涉及的丁类放大器作为首选的放大电路,并使用单片机作为控制器。单片机已经是一种很成熟的微处理器,能很方便的产生数字音乐信号。 本论文的安排如下: 首先概述数字功率放大器和射频的发展及国内外发展情况。 第2章对论文的来源及整体方案做了简要的介绍。 第3章对单片机数字部分做了详细的论述,讲述了数字信号的产生原理,分频系数的确定,以及各个硬件的具体功能。 第4章将是本文的重点,论述了数字功率放大部分的数学原理,并详细介绍了数字功放的原理。现在,数字功率放大器虽然在射频领域少有具体应用,但数字世界的发展步伐将无法停止,这就要求对原有的传统意义上的放大电路进行改进,具有一定的创新意义。 第5章对滤波网络和输出匹配网络进行了深入的理论分析和研究,并将研究应用于实际,最终得到了比较满意的现场效果。 最后一章总结了在实际研究中遇到的问题和解决方法,并对本课题的发展做了总结。

    标签: 新型数字 射频功放

    上传时间: 2013-06-18

    上传用户:moonkoo7

  • 基于C8051F021的智能配电数字终端温度控制技术的设计

    由于智能配电数字终端[1]内部的工作温度会受到周围环境的影响,从而导致箱体内部的一些正常元器件无法正常地工作。因此一种能自动检测温度并且实时自动调节温度的技术应运而生。通过使用Silicon Laboratories公司生产的C8051F系列的高速SoC单片机结合DALLAS公司的高精度的数字温度采集芯片DS1820,以及外围的扩展电路,完成对终端内的温度的实时的精确的控制和调节。

    标签: C8051F021 智能配电 数字终端 控制技术

    上传时间: 2014-12-25

    上传用户:huangld

  • SC9638EP 带MCU的CD播放伺服控制电路(带钟控和收

    SC9638EP是一款功能完善的CD钟机电路。包括CD播放、收音显示、时钟显示、自动睡眠关机及双闹铃开机等功能。本电路包含CD数字伺服控制、CD信号处理、收音计频显示、数字音频DAC输出,直接驱动LCD,外围简单,成本低廉。

    标签: 9638 MCU SC EP

    上传时间: 2013-11-05

    上传用户:dengzb84

  • 本设计以凌阳16位单片机SPCE061A为核心控制器件

    本设计以凌阳16位单片机SPCE061A为核心控制器件,配合Xilinx Virtex-II FPGA及Xilinx公司提供的硬件DSP高级设计工具System Generator,制作完成本数字式外差频谱分析仪。前端利用高性能A/D对被测信号进行采集,利用FPGA高速、并行的处理特点,在FPGA内部完成数字混频,数字滤波等DSP算法。

    标签: SPCE 061A 061 凌阳16

    上传时间: 2014-11-23

    上传用户:bjgaofei

  • TMS320F28027的数字控制移相全桥DCDC变换器设计

    移相全桥软开关PWM变换器是直流电源实现高频化的理想拓扑之一,尤其在中大功率场合应用十分广泛。实现全桥变换器移相PWM控制的传统方法是通过采用专用集成控制芯片(UC3875、UCC3895等)来调节变换器前后臂间的导通相位差,以实现PWM模拟控制四。相对于模拟控制,数字控制由于具有集成度高、控制灵活、设计延续性好、易于实现通讯等优点而在电力电子领域得到应用。近年来,随着数字信号处理技术日趋成熟,各种微控制器性价比的不断提高,采用数字控制已成为中大功率开关电源的发展趋势问。本文采用一种在变压器原边增加一个谐振电感和两个钳位二极管的全桥变换器作为主电路,利用TI公司最新一款专注于电源数字控制的DSP微控制器对其进行峰值电流模式数字移相控制,完成了一台1.2kW(120V/10A)的样机。

    标签: tms320f28027 dc/dc变换器

    上传时间: 2022-07-17

    上传用户:

  • 基于单片机的电机运动控制系统设计.rar

    以“混合式步进电动机驱动控制系统设计”和“电动座椅控制系统设计”作为实际应用背景,分析了两种不同种类电动机的原理特性和控制方法,阐述了这两个系统的开发过程,研究了单片机在这两个系统中的应用,进一步挖掘了单片机在电机运动控制领域中的应用潜力。 文中分两个部分分别对这两个系统进行了介绍。在混合式步进电动机驱动控制系统部分,介绍了步进电动机的运行特性和控制方法,建立了仿真模型并对步进电动机各主要的运行特性进行了仿真研究,着重叙述了步进电动机多步距角控制、斩波恒流控制和升降频控制等控制功能,以及上位机控制软件的实现过程。电动座椅控制系统部分,首先阐述了无刷直流电动机的运行特性,建立了仿真模型并对先进PID控制方法在无刷直流电动机中的应用进行了仿真研究,着重阐述了位置记忆功能的实现过程。 实验结果表明,系统硬件和软件设计合理可行,圆满的完成了既定的开发任务,实现了所有的预定功能,且运行性能良好。混合式步进电动机驱动控制系统可以通过上位机和控制面板分别控制,可以驱动不同种类的步进电动机且具备多种控制功能。电动座椅控制系统将无刷直流电动机应用到了电动座椅领域,且实现了电动座椅的智能化。这些也正是本文的创新之处。另外,结构化的硬件设计方法及模块化的软件设计法使得系统具有较好的通用性和可扩展性。

    标签: 单片机 电机 运动控制

    上传时间: 2013-05-26

    上传用户:6546544

  • LTE系统中基带DAGC的应用研究及FPGA实现.rar

    当今,移动通信正处于向第四代通信系统发展的阶段,OFDM技术作为第四代数字移动通信(4G)系统的关键技术之一,被包括LTE在内的众多准4G协议所采用。IDFT/DFT作为OFDM系统中的关键功能模块,其精度对基带解调性能产生着重大的影响,尤其对LTE上行所采用的SC_FDMA更是如此。为了使定点化IDFT/DFT达到较好的性能,本文采用数字自动增益控制(DAGC)技术,以解决过大输入信号动态范围所造成的IDFT/DFT输出信噪比(SNR)恶化问题。 首先,本文简单介绍了较为成熟的AAGC(模拟AGC)技术,并重点关注近年来为了改善其性能而兴起的数字化AGC技术,它们主要用于压缩ADC输入动态范围以防止其饱和。针对基带处理中具有累加特性的定点化IDFT/DFT技术,进一步分析了AAGC技术和基带DAGC在实施对象,实现方法等上的异同点,指出了基带DAGC的必要性。 其次,根据LTE协议,搭建了从调制到解调的基带PUSCH处理链路,并针对基于DFT的信道估计方法的缺点,使用简单的两点替换实现了优化,通过高斯信道下的MATLAB仿真,证明其可以达到理想效果。仿真结果还表明,在不考虑同步问题的高斯信道下,本文所搭建的基带处理链路,采用64QAM进行调制,也能达到在SNR高于17dB时,硬判译码结果为极低误码率(BER)的效果。 再次,在所搭建链路的基础上,通过理论分析和MATLAB仿真,证明了包括时域和频域DAGC在内的基带DAGC具有稳定接收链路解调性能的作用。同时,通过对几种DAGC算法的比较后,得到的一套适用于实现的基带DAGC算法,可以使IDFT/DFT的输出SNR处于最佳范围,从而满足LTE系统基带解调的要求。针对时域和频域DAGC的差异,分别选定移位和加法,以及查表的方式进行基带DAGC算法的实现。 最后,本文对选定的基带DAGC算法进行了FPGA设计,仿真、综合和上板结果说明,时域和频域DAGC实现方法占用资源较少,容易进行集成,能够达到的最高工作频率较高,完全满足基带处理的速率要求,可以流水处理每一个IQ数据,使之满足基带解调性能。

    标签: DAGC FPGA LTE

    上传时间: 2013-05-17

    上传用户:laozhanshi111

  • 基于FPGA的全同步数字频率计的设计.rar

    频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误差始终是限制测频精度进一步提高的一个重要因素。 本设计阐述了各种数字测频方法的优缺点。通过分析±1个计数误差的来源得出了一种新的测频方法:检测被测信号,时基信号的相位,当相位同步时开始计数,相位再次同步时停止计数,通过相位同步来消除计数误差,然后再通过运算得到实际频率的大小。根据M/T法的测频原理,已经出现了等精度的测频方法,但是还存在±1的计数误差。因此,本文根据等精度测频原理中闸门时间只与被测信号同步,而不与标准信号同步的缺点,通过分析已有等精度澳孽频方法所存在±1个计数误差的来源,采用了全同步的测频原理在FPGA器件上实现了全同步数字频率计。根据全同步数字频率计的测频原理方框图,采用VHDL语言,成功的编写出了设计程序,并在MAX+PLUS Ⅱ软件环境中,对编写的VHDL程序进行了仿真,得到了很好的效果。最后,又讨论了全同步频率计的硬件设计并给出了电路原理图和PCB图。对构成全同步数字频率计的每一个模块,给出了较详细的设计方法和完整的程序设计以及仿真结果。

    标签: FPGA 数字频率计

    上传时间: 2013-06-05

    上传用户:wys0120