本文利用Verilog HDL 语言自顶向下的设计方法设计多功能数字钟,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点,并通过Altera QuartusⅡ 4.1 和ModelSim
上传时间: 2013-07-21
上传用户:ve3344
基于FPGA的全数字控制系统设计基于FPGA的全数字控制系统设计
上传时间: 2013-04-24
上传用户:dct灬fdc
· 摘要: 数字滤波器和快速傅氏变换算法是数字信号处理的两大基石.在DSP芯片上实现数字滤波器算法的传统做法是用汇编语言编写软件来实现.用汇编语言编写的DSP程序具有最好的执行效率,但DSP汇编语言的编程效率较低.该文主要研究如何使用基于交互的方框仿真和自动代码生成快速原型的方法进行滤波器设计.实现了从顶层的系统仿真到底层的芯片算法的设计.这个方法大大地缩短了算法的开发周期.&
上传时间: 2013-07-19
上传用户:水中浮云
·数字图像处理--行程编码算法的设计与实现(完整报告版本)目 录1 绪论 22 需求分析 32.1设计题目 32.2设计目的 32.3设计要求 32.4 开发环境介绍 43 概要设计 53.1图像编码相关理论 53.2 行程编码(Run-Length Encoding,RLE) 63.21 RLE
上传时间: 2013-05-30
上传用户:ljthhhhhh123
·基于DSP—TMS320C5402的FIR数字滤波器设计及实现
上传时间: 2013-04-24
上传用户:xc216
·VHDL硬件描述语言与数字逻辑电路设计
上传时间: 2013-04-24
上传用户:李彦东
·《复杂数字电路与系统的VerilogHDL设计技术》
标签: VerilogHDL 数字电路 设计技术
上传时间: 2013-06-06
上传用户:myworkpost
· 摘要: 提出并设计了一种新型音频功率放大器.该系统通过高速采样,多采样率的插值运算,半带低通滤波以及∑-△调制,将音频PCM信号转换成二进制序列,经过高速开关管还原出具有原始功率谱的功率信号.该功率放大器具有D类数字功放高效率特点的同时,能够保证高保真的还原性,并且具有进一步提升信噪比的空间.
上传时间: 2013-05-28
上传用户:assss
FPGA-CPLD数字电路设计经验分享,FPGA-CPLD数字电路设计经验分享
上传时间: 2013-06-05
上传用户:liansi
· 本书系统地介绍了一种在专用集成电路设计领域具有广泛应用前景的硬件描述语言——Verilog HDL语言。利用Verilog HDL语言设计数字逻辑电路和数字系统的新方法,是电子电路设计方法的一次革命性的变化,也是21世纪的电子工程师所必须掌握的专门知识。 本书共分12章。第1章对硬件描述语言进行了概述,并给出了EDA的典型设计流程与有关硬件
标签: VerilogHDL 数字系统设计
上传时间: 2013-07-14
上传用户:qazxsw