数字模块
共 227 篇文章
数字模块 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 227 篇文章,持续更新中。
一种载波同步锁相环设计方案
<p>
研究了一种利用corid 算法的矢量及旋转模式对载波同步中相位偏移进行估计并校正的方法.设计并实现了基于corid 算法的数字锁相环.通过仿真验证了设计的有效性和高效性.</p>
<p>
<img alt="" src="http://dl.eeworm.com/ele/img/177094-1202091A23D44.jpg" style="width: 488px; height:
施耐德PLC视频教程下载
本视频主要讲施耐德PLC硬件方面的知识学习,包括Quantum系列的相关模块知识。附件还包括了施耐德PLC联机编程手册。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/1132425-12092G50123415.jpg" style="width: 512px; height: 288px" /><br />
1
叫你设计一个多功能电子钟并仿真
这里面介绍了多种数字集成电路的用法,和设计电子钟的具体电路图
数字电路基础课件
数字电路基础课件
25W立体声数字放大器-德州仪器
<div>
TAS5727EVM 评估板用于演示和证明德州仪器TAS5727 器件的性能。TAS5727 将一个高性能的PWM处理器与一个D 类音频功率放大器整合在一起。该EVM 可以利用两个桥接负载(BTL) (2.0) 来配置。如需了解有关TAS5727EVM 器件的详细信息,请查阅(器件数据表SLOS637)。脉宽调制器(PWM)基于TI 的Equibit™技术。TAS5727
基于FPGA的DDC中CIC滤波器的设计
<span id="LbZY">文中基于多速率数字信号处理原理,设计了用于数字下变频技术的CIC抽取滤波器。通过分析CIC滤波器的原理及性能参数,利用MATLAB设计了符合系统要求的CIC滤波器,并通过FPGA实现了CIC滤波器的设计。</span><br />
<br />
高精度ADC
特征: 分辨率: 24 位(无失码) 有效位数: 21位( PGA = 128 特征: 分辨率:24位(无失码) 有效位数:21位 输出码率:10Hz/80Hz(可选) 通道固定增益:128倍 对50Hz、60Hz噪声抑制:-100dB 工作电压:2.5v – 6v 可选择的内外置晶振 简单的SPI接口 应用场合: 电子秤、数字压力传感器; 血压计等医疗仪器; 微弱信号测量及工业控制 其他相关资料
信号完整性研究
如果你发现,以前低速时代积累的设计经验现在似乎都不灵了,同样的设计,以前 没问题,可是现在却无法工作,那么恭喜你,你碰到了硬件设计中最核心的问题:信号完整性。早一天遇到,对你来说是好事。 这个资料,短小精悍,包含了高速数字信号设计中信号完整性方面的所有知识,对于初学者来说是一份不可多得的入门经典;
基于System Generator的数字下变频设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">Xilinx公司推出的DSP设计开发工具System Generator是在Matlab环境中进行建模,是DSP高层系统设计与Xilinx FPGA之间实
低功耗高速跟随器的设计
提出了一种应用于CSTN-LCD系统中低功耗、高转换速率的跟随器的实现方案。基于GSMC±9V的0.18 μm CMOS高压工艺SPICE模型的仿真结果表明,在典型的转角下,打开2个辅助模块时,静态功耗约为35 μA;关掉辅助模块时,主放大器的静态功耗为24 μA。有外接1 μF的大电容时,屏幕上的充放电时间为10 μs;没有外接1μF的大电容时,屏幕上的充放电时间为13μs。验证表明,该跟随器能
精密运算放大器自动校零
运算放大器集成电路,与其它通用<BR>集成电路一样,向低电压供电方向发<BR>展,普遍使用3V供电,目的是减少功<BR>耗和延长电池寿命。这样一来,运算放<BR>大器集成电路需要有更高的元件精度和<BR>降低误差容限。运算放大器一般位于电<BR>路系统的前端,对于时间和温度稳定性<BR>的要求是可以理解的,同时要改进电路<BR>结构和修调技术。当前,运算放大器是<BR>在封装后用激光修调和斩波器稳
高速数字电路测试技术
高速数字电路测试技术
宽频带高功率射频脉冲功率放大器
利用MOS场效应管(MOSFET),采取AB类推挽式功率放大方式,采用传输线变压器宽带匹配技术,设计出一种宽频带高功率射频脉冲功率放大器模块,其输出脉冲功率达1200W,工作频段0.6M~10MHz。调试及实用结果表明,该放大器工作稳定,性能可靠
模拟IC性能的权衡 模拟到数字化设计的挑战
<div>
Abstract: Many digital devices incorporate analog circuits. For instance, microprocessors, applicationspecificintegrated circuits (ASICs), and field-programmable gate arrays (FPGAs) may have in
跟我学数字电子电路
跟我学数字电子电路
[模拟和数字电子电路基础].Agarwal.&.Lang.(2005).Foundations.of.Analog.and.Digital.Electronic.Circuits
模拟和数字电子电路基础
基于ADS的C波段的低噪声放大器仿真设计
<span id="LbZY">低噪声放大器是接收机中最重要的模块之一,文中采用了低噪声、较高关联增益、PHEMT技术设计的ATF-35176晶体管,设计了一种应用于5.5~6.5 GHz频段的低噪声放大器。为了获得较高的增益,该电路采用三级级联放大结构形式,并通过ADS软件对电路的增益、噪声系数、驻波比、稳定系数等特性进行了研究设计,最终得到LNA在该频段内增益大于32.8 dB,噪声小于1.5
基于Protel的数字钟双面电路板设计
非常的简单实用,对双面<a href="http://www.hqpcb.com/">电路板打样</a>设计很有价值!
分层隔离技术文档
<div>
利用序列光耦合器建立双隔离栅会存在一些问题,因为数据完整性很差,而且没有一种紧凑和廉价的方式为两个隔离栅之间的接口提供电源。随着iCoupler®等高性能数字隔离器以及isoPower®器件集成电源的问世,通过分层隔离器建立高压隔离栅现在已经成为一种可行解决方案。<br />
<img alt="" src="http://dl.eeworm.com/ele/img
理想的电压反馈型(VFB)运算放大器
<p>
</p>
<div>
运算放大器是线性设计的基本构建模块之一。在经典模式下,运算放大器由两个输入引脚和一个输出引脚构成,其中一个输入引脚使信号反相,另一个输入引脚则保持信号的相位。运算放大器的标准符号如图1所示。其中略去了电源引脚,该引脚显然是器件工作的必需引脚。