虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

数字中频系统

  • 基于全数字控制的有源滤波器的软件设计.rar

    随着非线性负载在电网应用中的不断增加,给电网造成的谐波污染日益严重,已成为影响电能质量的重要因素之一。与无源滤波器相比,有源滤波器具有滤波特性好,受电网阻抗影响小,可同时补偿谐波和无功等优点,所以,有源电力滤波装置作为一项有效措施,被广泛地研究和应用。 本文首先介绍了谐波产生及其严重的危害性,综述了国内外电力系统谐波抑制技术的发展概况以及有源电力滤波器在谐波抑制中的应用前景。阐明了以DSP为核心控制芯片的有源电力滤波器数字控制系统的特点。介绍了有源电力滤波器的结构和工作原理,在瞬时无功功率理论的基础上设计了谐波电流的检测方案,提出了有源电力滤波器全数字化控制系统的实施方案,包括信号调理、过零检测、交流采样、锁相和滤波等,同时给出部分程序框图及程序和程序运行结果。为了进行更加深入的理论分析,本文在MATLAB的SIMULINK仿真环境下建立了有源电力滤波器系统的仿真模型,并对谐波电流检测方法进行了仿真对比。同时,重点进行了软件设计,包括数字锁相环、低通滤波器等,程序运行结果取得了令人满意的效果。 本文以三相并联有源电力滤波器为研究对象,设计了基于DSP芯片的数字化控制方案,该方案用一片DSP芯片TMS320F2812实现谐波指令电流计算和控制环节。并详细介绍了该控制方案的软件设计。 从目前国外的研究和使用情况来看,有源电力滤波器具有广阔的应用前景。本题目今后的重点发展方向是进行实用化研究。

    标签: 全数字 控制 有源滤波器

    上传时间: 2013-04-24

    上传用户:lifangyuan12

  • 基于DSP控制的电力系统有源滤波和无功补偿装置的研究.rar

    随着电力电子装置的广泛应用,人们对电能变换的控制能力日益提高.但这些非线性装置所产生的无功和谐波污染也给电网带来越来越严重的危害.研究有源电力滤波器以补偿电力电子装置所引起的无功和谐波污染已成为电力电子应用技术中的一个重大研究课题. 本文主要研究一种基于DSP控制的运用于高压电力系统的新型大容量补偿装置,它结合了有源滤波器(APF)和静止无功补偿发生器(SVG),的优点,在抑制电网谐波的同时进行无功补偿. 传统补偿装置主要采用模拟控制.但模拟控制存在电路复杂、控制性能差、易受环境干扰等缺点.本文提出以TI公司TMS320LF2407高速处理器为核心的数字控制系统.更重要的是,该补偿装置使用的电抗和电容元件比传统SVC中的电抗器和电容元件小.大大缩小了装置的体积和成本. 另外,由于补偿装置中IGBT模块的额定工作电压的限制,若要将其运用于高压系统需要连接特殊的升压变压器,成本较高.如果能够借助一些辅助的外电路解决功率器件串联工作时的均压问题,那么就可以省去升压变压器的投资,降低了成本.这也是本文的一个研究方向. 本文首先回顾了电力系统有源滤波和无功补偿的发展情况,然后阐述了有源滤波和无功补偿的工作原理和关键技术.在此基础上,讨论了电力系统有源滤波和无功补偿装置的硬件设计及软件开发.最后,使用Matlab对系统进行了仿真并进行了实验验证.

    标签: DSP 控制 电力系统

    上传时间: 2013-07-09

    上传用户:waitingfy

  • 逆变器数字控制技术研究与实现.rar

    逆变器广泛应用于工业生产的各个方面,数字控制具有方便实现复杂算法、抗干扰性强和产品容易升级等优点,已成为未来逆变器的发展趋势。使用数字技术控制设计逆变器,控制器的性能决定了逆变系统系统的性能。然而在很多高频应用的场合,目前常用的控制器的速度往往不能完全达到要求。与传统单片机和DSP芯片相比,FPGA器件具有更高的处理速度。同时FPGA应用在数字化逆变器设计中,还可以大大简化控制系统结构,并可实现多种高速算法,具有较高的性价比。在逆变器的全数字化控制领域,FPGA具有很好的应用价值。 论文首先介绍了SPWM基本原理及其控制方式,SPWM的生成方法,并结合本课题给出了查表法生成SPWM波的一般方法,且以单相全桥逆变器为例进行了仿真。分析其的电路特点,建立PWM逆变器的统一电路模型、连续状态空间以及离散状态空间模型,在此数学模型基础上,针对逆变器研究分析了目前用于逆变器设计的各种数字控制技术、控制方案,讨论了其控制方法的优缺点,相关控制器设计的一般问题,最后比较了其优缺点,指出其存在的共性问题,总结了使用FPGA设计逆变器数字控制器的优势。然后以单相电压型PWM逆变器为控制模型采用新型模数结合现场可编程门阵列FPGA实现数字化控制器的方案,给出了纯正正弦波逆变器的设计方案。 论文详细论述了采用模数混合型FPGA作为主控芯片的高频逆变器设计方法与实现过程。系统主控芯片采用Fusion系列AFS600,世界上首个模数混合型FPGA。主要设计要点包括:逆变器硬件电路设计以及SPWM数字控制系统软件设计。外围强电电路的设计的难点在于用于前端升压的高频变压器的设计以及输出端LC滤波电感与电容的选取。另外,SPWM“H”字全桥逆变电路中的高悬浮电压也是设计中需要值得注意的重要环节。在控制系统软件设计方面,采用FPGA自上而下的设计方法,对其控制系统进行了功能划分,完成了SPWM产生器以及加入死区补偿的PWM发生器、和反馈等模块的设计。 论文的结束部分给出了设计结果,并指出了进一步的工作的思路和方向。

    标签: 逆变器 数字控制 技术研究

    上传时间: 2013-05-19

    上传用户:小码农lz

  • 船舶自动舵故障诊断系统设计与实现.rar

    船舶自动操舵仪又称自动舵,用来保持船舶在给定航向或航迹上航行,是船舶操纵的关键设备。船舶自动舵尚没有专用的故障诊断系统,当前的维修方法不能满足快速保障和应急保障的需要。本文结合某型自动舵微机通道故障诊断科研项目,重点论述某型自动舵数字控制系统的故障诊断设计与实现,研究了基于模糊推理的船舶自动舵故障诊断专家系统和基于支持向量机的船舶自动舵模拟电路故障诊断方法。 对某型自动舵充分调研,在了解系统软、硬件的总体技术要求和指标的基础上,建立检测对象的数学模型和物理模型。确定故障检测的对象特点,为系统故障仿真、参数辨识做好准备,并为后续的故障检测、诊断方法研究提供了参考。 结合某型自动舵数字控制系统实际情况,确定其故障诊断系统采用分层递阶结构。系统底层为基于嵌入式微处理器的信号检测单元,负责获取微机通道的总线控制权以及信号预处理;系统中间层为通讯子系统,负责对底层多个检测单元信息集中传送;系统顶层为故障诊断和显示子系统,负责对微机通道的信息进行综合评价,得出最终诊断结论。 船舶自动舵系统结构繁杂,很多故障很难用精确的公式将它表示出来,提出了基于模糊推理的船舶自动舵故障诊断专家系统,提高了自动舵故障诊断准确性。该系统将模糊数学、模糊诊断原理及专家经验相结合,采用模糊产生式知识表示法,确定模糊关系矩阵及语义距离,设计相关硬件平台,实现了船舶自动舵故障诊断模糊专家系统的各个功能模块。 为解决船舶自动舵模拟电路故障诊断复杂多样难于辨识的问题,提出了基于支持向量机的故障诊断方法。该方法通过电路仿真分析,给出了各故障模式下电压频率响应,提取具有代表性的故障特征,建立了以支持向量机为基础的模拟电路故障诊断模型。实验结果证明,该方法可有效诊断模拟电路中的元件故障,且对于元件容差引起的故障诊断模型的不确定性具有较强的鲁棒性,满足非线性电路的故障诊断要求。

    标签: 自动 故障诊断 系统设计

    上传时间: 2013-04-24

    上传用户:evil

  • 基于FPGA利用FFT算法实现GPSCA码捕获的研究.rar

    随着中国二代导航系统的建设,卫星导航的应用将普及到各个行业,具有自主知识产权的卫星导航接收机的研究与设计是该领域的一个研究热点。在接收机的设计中,对于成熟技术将利用ASIC芯片进行批量生产,该芯片是专用芯片,一旦制造成型不能改变。但是对于正在研究的接收机技术,特别是在需要利用接收机平台进行提高接收机性能研究时,利用FPGA通用可编程门阵列芯片是非常方便的。在FPGA上的研究成果,一旦成熟可以很方便的移植到ASIC芯片,进行批量生产。本课题就是基于FPGA研究GPS并行捕获技术的硬件电路,着重进行了其中一个捕获通道的设计和实现。 GPS信号捕获时间是影响GPS接收机性能的一个关键因素,尤其是在高动态和实时性要求高的应用中或者对弱GPS信号的捕获方面。因此,本文在滑动相关法基础上引出了基于FFT的并行快速捕获方法,采用自顶向下的方法对系统进行总体功能划分和结构设计,并采用自底向上的方法对系统进行功能实现和验证。 本课题以Xilinx公司的Spartan3E开发板为硬件开发平台,以ISE9.2i为软件开发平台,采用Verilog HDL编程实现该系统。并利用Nemerix公司的GPS射频芯片NJ1006A设计制作了GPS中频信号产生平台。该平台可实时地输出采样频率为16.367MHz的GPS数字中频信号。 本课题主要是基于采样率变换和FFT实现对GPS C/A码的捕获。该算法利用平均采样的方法,将信号的采样率降低到1.024 MHz,在低采样率下利用成熟的1024点FFT IP核对C/A码进行粗捕,给出GPS信号的码相位(精度大约为1/4码片)和载波的多普勒频率,符合GPS后续跟踪的要求。 同时,由于FFT算法是以资源换取时间的方法来提高GPS捕获速度的,所以在设计时,合理地采用FPGA设计思想与技巧优化系统。基于实用性的要求,详细的给出了基于FFT的GPS并行捕获各个模块的实现原理、实现结构以及仿真结果。并达到降低系统硬件资源,能够快速、高效地实现对GPS C/A码捕获的要求。 本研究是导航研究所承担的国家863课题“利用多径信号提高GNSS接收机性能的新技术研究”中关于接收机信号捕获算法的一部分,对接收机的设计具有一定的参考价值。

    标签: GPSCA FPGA FFT

    上传时间: 2013-07-22

    上传用户:user08x

  • 基于FPGA通信原理实验系统的研究.rar

    通信与信息技术行业飞速发展,已成为我国支柱产业之一。随着该行业的迅速发展,社会对具备实际动手能力人才的需求也不断增加,高校通信教学改革势在必行。在最初的通信原理实验设备中每个实验独立占用一块硬件资源,随着EDA技术的发展,实验设备厂商将CPLD/FPGA技术作为独立的一项实验内容,加入到通信原理实验设备中。FPGA技术具备集成度高、速度快和现场可编程的优势,适合高集成度和高速的时序运算。本文总结现有通信原理实验设备的优缺点,采用FPGA技术设计出集验证性和设计性于一体,具备较高的综合性和系统性的通信原理实验系统。  本系统提供了一个开放性的硬件、软件平台,从培养学生实际动手能力出发,利用FPGA在通用的硬件上实现所有实验内容。学生在本系统上除了能完成已固化的实验内容,还可以实现电子设计开发和验证。这对培养学生的实践能力大有裨益。  本文结合数字通信系统基本模型,把基于FPGA的通信原理实验系统划分为信号源模块、发送端模块、信道仿真模块、接收端模块和同步模块几部分。其中,模拟信号源采用DDS技术,能够生成非常高的频率精度,可作为任意波形发生器。发送端和接收端模块结合到一起组成多体制调制解调器,形成多频段、多波形的软件无线电系统。载波同步采用全数字COSTAS环提取技术,具备良好的载波跟踪特性,利用对载波相位不敏感 的Gardner算法跟踪位同步信号。  本文首先介绍了通信原理实验系统的研究现状和意义;然后根据通信系统模型从《通信原理》各个章节中提炼出各模块的实验内容,分别列出各实验的数字化实现模型;继而根据各模块资源需求选取合适FPGA芯片,并给出硬件设计方案;最后,给出各模块在FPGA上具体实现过程、系统测试结果及分析。测试和实际运行结果表明设计方法正确,且功能和技术指标满足设计要求。 关键词:通信原理,实验系统,FPGA,DDS,多体制调制解调,全数字COSTAS环,位同步

    标签: FPGA 通信原理 实验系统

    上传时间: 2013-07-07

    上传用户:evil

  • DVB系统信道编码的研究与FPGA实现.rar

    数字图像通信的最广泛的应用就是数字电视广播系统,与以往的模拟电视业务相比,数字电视在节省频谱资源、提高节目质量方面带来了一场新的革命,而与此对应的DVB(Digital Video Broadcasting)标准的建立更是加速了数字电视广播系统的大规模应用。DVB标准选定MPEG—2标准作为音频及视频的编码压缩方式,随后对MPEG—2码流进行打包形成TS流(transport stream),进行多个传输流复用,最后通过不同媒介进行传输。在DVB标准的传输系统中,无论是卫星传输,电缆传输还是地面传输,为了保障图像质量,使数字节目在传输过程中避免出现因受到各种信道噪声干扰而出现失真的现象,都采用了信道编码的方式来保护传输数据。信道编码是数字通信系统中一个必需的、重要的环节。 信道编码设计方案的优劣决定了DVB系统的成功与否,本文重点研究了DVB系统中的信道编码算法及其FPGA实现方案,主要进行了如下几项工作: 1)介绍了DVB系统信道编码的基本概念及特点,深入研究了DVB标准中信道编码部分的关键技术,并针对每个信道编码模块进行工作原理分析、算法分析。 2)根据DVB信道编码的特点,重点对信道编码中四个模块,包括扰码、RS编码、卷积交织编码和卷积编码的FPGA硬件实现算法进行了比较详细的分析,并阐述了每个模块及QPSK调制的设计方案及实现模块功能的程序流程。 3)在RS(204,188)编码过程中,利用有限域常数乘法器的特点,对编码器进行了优化,在很大程度上提高了编码效率,卷积交织器部分采用RAM移位法,实现起来更为简单且节省了FPGA器件内部资源。 4)设计以Altera公司的QuartusⅡ为开发平台,利用FPGA芯片EP1C6Q240C8完成了信道编码各模块及QPSK调制的硬件实现,通过Verilog HDL描述和时序仿真来验证算法的可行性,并给出系统设计中减少毛刺的方法,使系统更为稳定。最终的系统仿真结果表明该系统工作稳定,达到了DVB系统信道编码设计的要求。

    标签: FPGA DVB

    上传时间: 2013-06-26

    上传用户:allen-zhao123

  • 基于FPGA的MPEG2TS码流实时分析与检测系统.rar

    当前我国正处在从模拟电视系统向数字电视系统的转型期,数字电视用户数量激增,其趋势是在未来的几年内数字电视将迅速普及。在应用逐渐广泛的数字电视系统中,监控数字电视服务正成为一种越来越迫切的需要。然而,目前对于数字电视并没有合适的监测仪器,因此无法及时方便地诊断出现问题的信号以及隔离需要维修的数字化设备。通常只有当电视屏幕上的图像消失时我们才知道数字信号系统出了问题。几乎没有任何线索可以用来找到问题的所在或原因,码流分析仪器在这种情况下应运而生。目前在数字电视系统的前端,通过监控了解数字视频广播(DVB)信号和服务的状况从而采取措施比通过观众的反映而采取措施要主动和及时得多。传输流(TS)的测试设备可使技术人员分析码流的内部情况,它们在决定未来服务质量和客户满意度方面将扮演更重要的角色。 本文着重研究了在DVB广播电视系统中,DVB-ASI信号的解码、MPEG-2TS的实时检错原理和基于现场可编辑门阵列(FPGA)的实现方法。文章首先阐述了数字电视系统的一些基本概念,介绍了MPEG-2/DVB标准、ETR101 290标准、异步串行接口(ASI)。然后介绍了FPGA的基本概念与开发FPGA所使用的软件工具。最后根据DVB-ASI接收系统的解码规则与MPEG-2TS码流的结构提出了一套基于FPGA的MPEG-2TS码流实时分析与检测系统设计方案并予以了实现。 在本系统中,FPGA起着核心的作用,主要完成DVB-ASI的解码、MPEG-2TS码流检错、以及数字电视节目专有信息(PSI)提取等功能。本文实现的系统与传统的码流分析仪相比具有集成度较高、易扩展、便于携带、稳定性好、性价比高等优点。

    标签: MPEG2TS FPGA 码流

    上传时间: 2013-06-04

    上传用户:love1314

  • 基于AD6640与FPGA+DSP结构的中频信号处理模块

    阐述了一种数字接收系统的设计,由ADC器件AD6640和DSP. FPGA组成,具有结构灵活、扩展能力强等特点。本文详细介绍了该系统的结构和接口设计。

    标签: 6640 FPGA DSP AD

    上传时间: 2013-06-18

    上传用户:363186

  • 基于ARM的音频系统设计

    随着信息化、智能化、网络化的发展,嵌入式系统目前己经成为通讯和消费产品的共同发展方向,嵌入式系统是当今最热门的概念之一,各种各样的嵌入式系统设备在应用数量上己经大大超过了通用计算机。同时数字音频技术在我们社会生活中的应用也己经非常广泛,WAV、MPEG、MP3和WMA等相继出现。结合嵌入式系统的数字音频技术研究有着广阔的前景,基于嵌入式的数字音频设备以其高性价比、日新月异的发展速度等优点受到世界各国的广泛关注。本文结合市场发展需要,提出了一个比较优化的解决方案,并从理论和实践两方面对该方案进行了分析和设计。 本论文的主要工作是在研究了基于ARM9 体系结构的Samsung S3C2410 处理器的基础上,以该处理器为核心,加上外部存储器和音频编码解码芯片等器件,完成了一个嵌入式音频系统的设计,设计的系统中包括硬件设计、音频编码解码芯片的设备驱动程序及应用程序。 论文中首先对嵌入式系统进行了比较详细的介绍,并对S3C2410 处理器的体系结构和特性进行了仔细的分析,其次介绍了嵌入式数字音频系统的相关技术,然后从硬件和软件两个部分,分多个模块来安排设计所要求的系统,其中包括μC/OS-II 嵌入式操作系统在ARM 微处理器上的移植,与上位机(PC机)上USB 接口的通讯,以及人机界面和数字音频解码的程序设计等。整个嵌入式音频系统是一个可以独立工作的可扩展系统,该系统能完成音频采集和处理功能。

    标签: ARM 音频 系统设计

    上传时间: 2013-06-02

    上传用户:qq21508895