使用8031单片机加载FPGA的源代码,为FPGA的加载提供了另一种方便的方法.
上传时间: 2013-09-06
上传用户:瓦力瓦力hong
protel—2004dxp 免费为大家提供的破解注册机,觉得好用就顶。
上传时间: 2013-09-12
上传用户:gtf1207
这个教程的设计是为了为你提供一个怎样建立一张原理图、从PCB更新设计信息以及产生生产输出文件的预览。
上传时间: 2013-09-18
上传用户:Miyuki
为设计PAB提供帮助..
上传时间: 2013-10-19
上传用户:tzrdcaabb
LTC®3838 是一款双输出、两相降压型控制器,其采用一种受控恒定导通时间、谷值电流模式架构,可提供快速负载阶跃响应、高开关频率和低占空比能力。开关频率范围为 200kHz 至 2MHz,其锁相环可在稳态操作期间保持固定频率,并可同步至一个外部时钟
上传时间: 2013-11-09
上传用户:uuuuuuu
以下的电路为使用市电AC120V的电力经由电容降低电压及小电阻来限制电流以供应LED 的电力。当交流电经过电容后并未提供直流电力,利用一个小的二极体和LED 并联,提供一个路径给负半波的电压而且可以限制反向电压流经LED,另外也可使用右图利用第二个LED 替代二极管,或是直接安装一个三色的双向LED,其中使用的电阻为1K/0.5W,当电容充电时发生150mA 突波,这时电阻可以在1 毫秒内将电流限制在30mA 以内,这个0.47U 的电容在LED 以20mA,60HZ 半波供电时(或是10MA 平均值)约产生5600 奥姆的电抗,或是10MA平均值,电容越大能够提供的电流就越大,电容一定要使用无极性的而且耐压要200V 以上。
上传时间: 2013-11-09
上传用户:yph853211
可编程系统级芯片提供了最大设计的灵活性 极端灵活且完全可编程的混合信号SOC 的基本原理是促使赛普拉斯微系统公司(Cypress MicroSystems)推出名为PSoCTM(Programmable System-On-ChipTM,可编程系统级芯片)的全新一代器件的动力所在。
上传时间: 2013-10-22
上传用户:playboys0
ZBT SRAM控制器参考设计,xilinx提供VHDL代码 Description: Contains the following files readme.txt appnote_zbtp.vhd appnote_zbtf.vhd appnote_zbt.ucf Platform: All Installation/Use: Use 'unzip' on the .zip file and 'gunzip' followed by 'tar -xvf' on the .tar.gz file.
上传时间: 2013-11-24
上传用户:31633073
USB接口控制器参考设计,xilinx提供VHDL代码 usb xilinx vhdl ; This program is free software; you can redistribute it and/or modify ; it under the terms of the GNU General Public License as published by ; the Free Software Foundation; either version 2 of the License, or ; (at your option) any later version. ; ; This program is distributed in the hope that it will be useful, ; but WITHOUT ANY WARRANTY; without even the implied warranty of ; MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the ; GNU General Public License for more details. ; ; You should have received a copy of the GNU General Public License ; along with this program; if not, write to the Free Software ; Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
上传时间: 2013-10-12
上传用户:windgate
UART 4 UART参考设计,Xilinx提供VHDL代码 uart_vhdl This zip file contains the following folders: \vhdl_source -- Source VHDL files: uart.vhd - top level file txmit.vhd - transmit portion of uart rcvr.vhd - - receive portion of uart \vhdl_testfixture -- VHDL Testbench files. This files only include the testbench behavior, they do not instantiate the DUT. This can easily be done in a top-level VHDL file or a schematic. This folder contains the following files: txmit_tb.vhd -- Test bench for txmit.vhd. rcvr_tf.vhd -- Test bench for rcvr.vhd.
上传时间: 2013-11-07
上传用户:jasson5678