掺杂

共 4 篇文章
掺杂 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 4 篇文章,持续更新中。

p-n结的隧道击穿模型研究

在理论模型的基础上探讨了电子势垒的形状以及势垒形状随外加电压的变化, 并进行定量计算, 得出隧穿电压随杂质掺杂浓度的变化规律。所得结论与硅、锗p-n 结实验数据相吻合, 证明了所建立的理论模型在定量<br /> 研究p-n 结的隧道击穿中的合理性与实用性。该理论模型对研究一般材料或器件的隧道击穿具有重要的借鉴意义。<br /> <img alt="" src="http://dl.eeworm.c

SiCOI MESFET的特性分析

使用ISE-TCAD二维器件仿真软件,对SiCOI MESFET的电学特性进行模拟分析。结果表明,通过调整器件结构参数,例如门极栅长、有源层掺杂浓度、有源区厚度等,对器件转移特性、输出特性有较大影响。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-120222105RbW.jpg" style="width: 404px; h

CoolMOS导通电阻分析及与VDMOS的比较

<div> 为了克服传统功率MOS 导通电阻与击穿电压之间的矛盾,提出了一种新的理想器件结构,称为超级结器件或Cool2MOS ,CoolMOS 由一系列的P 型和N 型半导体薄层交替排列组成。在截止态时,由于p 型和n 型层中的耗尽区电场产生相互补偿效应,使p 型和n 型层的掺杂浓度可以做的很高而不会引起器件击穿电压的下降。导通时,这种高浓度的掺杂使器件的导通电阻明显降低。由于CoolMOS

一种适用于射频集成电路的抗击穿LDMOS设计

<span id="LbZY">提出了一种具有深阱结构的RF LDMOS,该结构改善了表面电场分布,从而提高了器件的击穿电压。通过silvaco器件模拟软件对该结构进行验证,并对器件的掺杂浓度、阱宽、阱深、栅长进行优化,结果表明,在保证LDMOS器件参数不变的条件下,采用深阱工艺可使其击穿电压提升50%以上。<br /> <img alt="" src="http://dl.eeworm.com/