控制逻辑开发

共 152 篇文章
控制逻辑开发 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 152 篇文章,持续更新中。

5 Gsps高速数据采集系统的设计与实现

<p> <span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">以某高速实时频谱仪为应用背景,论述了5 Gsps采样率的高速数据采集系统的构成和设计要点,着重分析了采集系统的关键部分高速ADC(analog to digital,模数转换器)的设计、系统采样时钟设计、模数

集成运放开发应用电路设计360例

集成运放开发应用电路设计360例

PID控制原理详解

<p> 比例控制(P)是一种最简单的控制方式。其控制器的输出与输入误差信号成比例关系。根据设备有所不同,比例带一般为2~10%(温度控制)。但是,仅仅是P 控制的话,会产生下面将提到的off set (稳态误差),所以一般加上积分控制(I),以消除稳态误差。</p> <p> <img alt="" src="http://dl.eeworm.com/ele/img/319641-1201161

全球著名半导体厂家介绍

<p> 德州仪器(Texas Instruments),简称TI,是全球领先的半导体公司,为现实世界的信号处理提供创新的数字信号处理(DSP)及模拟器件技术。除半导体业务外,还提供包括传感与控制、教育产品和数字光源处理解决方案。TI总部位于美国得克萨斯州的达拉斯,并在25多个国家设有制造、设计或销售机构。</p> <p> <img alt="" src="http://dl.eeworm.co

SIMATIC逻辑堆栈指令

9.16 SIMATIC 逻辑堆栈指令<BR>栈装载与 (ALD)<BR>ALD 指令对堆栈中的第一层和第二层的值进行逻辑与操作结<BR>果放入栈顶执行完 ALD 指令后堆栈深度减 1<BR>操作数 无<BR>栈装载或 (OLD)<BR>OLD 指令对堆栈中的第一层和第二层的值进行逻辑或操作<BR>结果放入栈顶执行完 OLD 指令后堆栈深度减 1<BR>操作数 无<BR>逻辑推入栈<BR>LPS

FPU加法器的设计与实现

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.909090042114258px; ">浮点运算器的核心运算部件是浮点加法器,它是实现浮点指令各种运算的基础,其设计优化对于提高浮点运算的速度和精度相当关键。文

基于F1596的乘积型混频器电路设计与实现

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">针对混频器在接收机电路中的重要性,设计实现了一种基于F1596的乘积型混频器电路。为使该电路能够输出频率稳定的信号,在电路设计中采用鉴频器取样控制VCO

一种面向瞬时故障的容错技术的形式化方法

<span id="LbZY">软件发生瞬时故障时,可能会导致处理器状态改变,致使程序执行出现数据错误或者控制流错误。目前已有许多软件、硬件以及混合的解决方案,主要的方法是重复计算和检查副本的一致性。但是,生成正确的容错代码十分困难,而且几乎没有关于证明这些技术的正确性的研究。类型化汇编语言(TAL)是一种标准的程序安全性证明的方式。本文概述了一种面向瞬时故障的软硬结合的容错方法,以及对该方法的形

基于遗传算法的组合逻辑电路设计的FPGA实现

<p> <span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">基于遗传算法的组合逻辑电路的自动设计,依据给出的真值表,利用遗传算法自动生成符合要求的组合逻辑电路。由于遗传算法本身固有的并行性,采用软件实现的方法在速度上往往受到本质是串行计算的计算机制约,因此采用硬件化设

可编程控制器应用技术实训

plc可编程控制器应用技术实训

STD标准中信号模型同步和门控机制研究

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">随着对IEEE1641标准研究的逐渐深入,信号的构建成为了研究重点。对信号模型进行同步和门控控制,可以影响到TSF(测试信号框架)模型的输出,从而达到控制

证券模拟实验室管理制度

证券模拟实验室工作人员日常行为准则<BR>1、 必须注意环境卫生。禁止在实验室、办公室内吃食物、抽烟、随地吐痰;对于意外或工作过程中污染实验室地板和其它物品的,必须及时采取措施清理干净,保持实验室无尘洁净环境。 <BR>2、 必须注意个人卫生。工作人员仪表、穿着要整齐、谈吐文雅、举止大方。 <BR>3、 实验室用品要各归其位,不能随意乱放。 <BR>4、 实验室应安排人员值日,负责实验室的日常整理

黑魔书(逻辑门的高速特性)pdf下载

在数字设备的设计中,功耗、速度和封装是我们主要考虑的3个问题,每位设计者都希望<BR>功耗最低、速度最快并且封装最小最便宜,但是实际上,这是不可能的。我们经常是从各种型号<BR>规格的逻辑芯片中选择我们需要的,可是这些并不是适合各种场合的各种需要。<BR>当一种明显优于原来产品的新的技术产生的时候,用户还是会提出各方面设计的不同需<BR>求,因此所有的逻辑系列产品实际上都是功耗、速度与封装的一种折

一种DDS任意波形发生器的ROM优化方法

<span style="color: rgb(102, 102, 102); font-family: 宋体, Arial, Helvetica, sans-serif; line-height: 25px;">提出了一种改进的基于直接频率合成技术(DDS)的任意波形发生器在现场可编程门阵列(FPGA)上的实现方法。首先将三角波、正弦波、方波和升/降锯齿波的波形数据写入片外存储器,当调用时再将相

复合卡诺图在多输出组合逻辑电路设计中的应用

<p>   为了使设计的多输出组合逻辑电路达到最简,运用复合卡诺图化简多输出函数,找出其各项的公共项,得到的表达式不一定是最简的,但是通过找公共项,使电路中尽量使用共用的逻辑门,从而减少电路整体的逻辑门,使电路简单。结果表明,利用复合卡诺图化简后设计出的电路更为简单。</p> <p style="text-align: center"> <img alt="" src="http://dl.e

大动态范围AGC系统的构建与仿真

针对科研实践中需要采集大动态范围模拟信号的问题,构建基于可变增益放大器8369的数字AGC系统。采用基于双斜率滤波技<BR>术的设计,给出AGC控制算法的实现流程,利用Matlab仿真引入算例证明算法的可行性,并讨论算法中关键参数取值对控制精度的影响。<BR>实际系统达到50dB动态范围的设计目标。

时钟分相技术应用

<p> 摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br /> 关键词: 时钟分相技术; 应用<br /> 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203<br /> 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br /> 性能。尤其现代电子系统对性

多制式数字视频信号转换电路的开发实践

<p> &nbsp;</p> <div> 介绍了多制式数字视频信号转换电路的实验设计。其主要功能是对模拟视频信号进行解码和数字化,并作隔行/逐行转换、尺度变换、帧频转换等处理,同时为PDP整机提供行、场同步信号以及消隐和时钟信号等。

三态门总线传输电路的Multisim仿真方案

<span id="LbZY">基于探索仿真三态门总线传输电路的目的,采用Multisim10仿真软件对总线连接的三态门分时轮流工作时的波形进行了仿真实验测试,给出了仿真实验方案,即用Multisim仿真软件构成环形计数器产生各个三态门的控制信号、用脉冲信号源产生各个三态门不同输入数据信号,用Multisim仿真软件中的逻辑分析仪多踪同步显示各个三态门的控制信号、数据输入信号及总线输出信号波形,结

一种新型并联混合型有源滤波器的研究

为实现对非线性负载的谐波补偿和功率因数连续调节,采用了一种无变压器并联混合型有源滤波器,阐述了其工作原理。综合考虑成本与滤波效果的情况下选择采用7次单调谐无源滤波器,针对7次单调谐无源滤波器对于5次谐波补偿能力较差的状况,采用了反馈加5次前馈的控制策略.为了进一步对系统的无功功率进行补偿,在原有的反馈控制环节上进行了一定的改进.仿真结果证明了该并联混合性有源滤波工作的有效性。<br /> <img