虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

接口时序

  • 基于1553B总线的BU-61580芯片测试系统的设计

    BU-61580芯片测试系统用于检测DDC公司的BU-61580系列芯片的总线协议功能和电气特性,筛选失效芯片,并具备芯片接口时序调整功能,可检验芯片在不同的接口环境和工作方式下的特殊表现。以Windows XP为开发平台,标准VC++为开发工具,针对该芯片设计一套测试系统。PCI总线接口的专用芯片测试卡能够方便的插入待测试的芯片,与之相应的测试系统能够设置芯片的访问时序,测试芯片工作于不同模式下的状态。实际应用表明,该测试系统具有测试界面灵活、简单、准确的特点,满足了用户的要求。

    标签: 1553B 61580 BU 总线

    上传时间: 2015-01-03

    上传用户:gxm2052

  • 本文介绍基于 ADE7758 和 PIC 系列 MCU的多相多功能电能测量电表

    本文介绍基于 ADE7758 和 PIC 系列 MCU的多相多功能电能测量电表,本文重点介绍 ADE7758 的 引脚及设计要点、内部寄存器功能和工作原理,以及 ADE7758 与 PIC16F877 的中断接口时序。 关键词:多相电能表;ADE7758;PIC

    标签: 7758 ADE PIC MCU

    上传时间: 2014-01-02

    上传用户:zhengzg

  • M95xxx EEPROM介绍

    以带标识页的M95M01-DF EEPROM为例,介绍M95xxx系列EEPROM,包括内存组织、SPI接口时序、指令、读写时间、供电、写保护以及出厂参数等等。

    标签: eeprom

    上传时间: 2022-02-22

    上传用户:

  • Hi3531A H.264编解码处理器用户指南_split_1

    资源较大,分为三个部分,已全部上传:第一部分:https://dl.21ic.com/download/hi3531ah-418705.html 第二部分:https://dl.21ic.com/download/hi3531ah-418708.html 第三部分:https://dl.21ic.com/download/hi3531ah-418711.html 本文档介绍了Hi3531A芯片的特性、逻辑结构,详细描述各个模块的功能、工作方式、相关寄存器定义,用图表的方式给出了接口时序关系和相关参数,并详细描述了芯片的管脚定义和用途以及芯片的性能参数和封装尺寸。免费提供给大家,希望对大家有所帮助!

    标签: hi3531a h.264 编解码处理器

    上传时间: 2022-04-08

    上传用户:ttalli

  • 基于炬芯(Actions) ATS2819的TWS蓝牙音箱方案

    ATS2819/ATS2819P标准应用方案主要分为以下功能模块:Power Supply,BlueTooth,Audio Input/Output(包括codec、I2C、SPDIF),FM Receiver,disaplay(LED&LCD),USB,SPI NOR Flash Memory,SD/MMC/MS Card等。1.2原理图设计总体原则1原理图设计需要按照方案规格的要求实现各项硬件功能,尽量避免功能模块相互间的资源冲突。如果存在I/O复用,接收复用等情况,除了需注意检查I/O上电状态,接口时序等,还需要注意复用的SIO工作频率与工作电压域是否符合要求(如WIO),确保功能设计正确实现。2原理图设计要求性能达到要求。如稳定性,启动电压,功耗,ESD,EMI等。要注意检查模块电源开关状态,选择的原件标称及精度、材质,接口保护元件和EMI滤波器等。3系统时钟26MHZ,要求CL为7~9PF,精度为+-10PPM。这样才能保证系统能正常工作。4当设计PCB受限于模具大小时,各个模块无法保证均能得到最优的布局布线(如滤波电容要求靠近IC、走线上要求尽量少的过孔与尽可能短的走线)。因为在此给出一个模块优先级以供设计人员参考,从而提高方案设计的效率,增加一版work的可行性。将优先级以阿拉伯数据排列

    标签: ats2819 tws 蓝牙音箱

    上传时间: 2022-06-07

    上传用户:

  • Xilinx FPGA应用进阶 通用IP核详解和设计开发

    本书系统讲解通信网络领域Xilinx FPGA内部的IP硬核。以流行的Xilinx Virtex-6型号芯片举例,涵盖Xilinx FPGA在通信领域主流的IP核,阐述Xilinx FPGA时钟资源和DCM、PLL和MMCM时钟管理器的特性和使用方法;介绍基于Block RAM资源生成ROM、RAM、FIFO和CAM核的使用过程。阐述TEMAC核背景知识、内部结构、接口时序和配置参数,给出生成实例;介绍LVDS技术规范、源同步实现方案和去偏移技术,讲解Xilinx FPGA中IODELAYE1、ISERDES1和OSERDES核使用方法;阐述Xilinx FPGA DDR3控制器IP核的结构组成、模块划分、接口信号和物理约束等。

    标签: xilinx fpga ip核

    上传时间: 2022-06-11

    上传用户:

  • Xilinx FPGA伴你玩转USB3.0与LVDS

    特权同学 xilinx fpga伴你玩转usb3.0与lvd丛书电子版PDF 本书主要使用Xilinx公司的Artix7 FPGA器件(引出自带的LVDS接口)和Cypress公司的USB 3.0控制器芯片FX3,以及一些常见的DDR3存储器、UART电路、扩展接口等,由浅入深地引领读者从板级设计、软件工具、相关驱动安装到基础的FPGA实例,从基于FPGA的UART、DDR3、USB 3.0、LVDS传输实例入手,掌握FPGA各种片内资源的应用以及接口时序的设计。本书基于特定的FPGA开发平台,既有足够的理论知识深度进行支撑,也有丰富的例程进行实践讲解,并且穿插着笔者多年FPGA学习和开发过程中的各种经验和技巧。对于希望基于FPGA实现USB 3.0和LVD S开发的工程师,本书提供的很多实例都是很好的参考原型,可以帮助其实现快速系统原型的开发。

    标签: xilinx fpga usb lvds

    上传时间: 2022-06-11

    上传用户:wangshoupeng199

  • usb芯片访问外设——usb和1553b总线的接口访问时序。

    usb芯片访问外设——usb和1553b总线的接口访问时序。

    标签: usb 1553b 访问 芯片

    上传时间: 2013-12-17

    上传用户:zhichenglu

  • MCS51系列、MCS96系列等单片机由于都不带SPI串行总线接口而限制了其在SPI总线接口器件的使用。文中介绍了SPI串行总线的特征和时序

    MCS51系列、MCS96系列等单片机由于都不带SPI串行总线接口而限制了其在SPI总线接口器件的使用。文中介绍了SPI串行总线的特征和时序,并以串行E2PROM为例,给出了在51系列单片机上利用I/O口线实现SPI串行总线接口的方法和软件设计程序(汇编语言)。

    标签: SPI MCS 51 96

    上传时间: 2015-05-24

    上传用户:bakdesec

  • 用51单片机并口实现i2c接口程序。严格按照i2c时序进行

    用51单片机并口实现i2c接口程序。严格按照i2c时序进行

    标签: i2c 51单片机 并口 接口程序

    上传时间: 2014-01-05

    上传用户:924484786