VLSI(超大规模集成电路)的快速发展,使得FPGA技术得到了迅猛发展,FPGA的快速发展又为实时图像处理在算法、系统结构上带来了新的方法和思路,全景图像处理是实时图像处理中一个崭新的领域,其在视频监视领域内有广泛的应用前景。 本文首先介绍了全景图像处理的发展状况,课题的主要背景、国内外发展现状、课题的研究意义、课题的来源和本文的主要研究工作及论文组织结构。然后在第二章中介绍了FPGA的发展,FPGA/CPLD的特点,并介绍了Cyclone Ⅱ系列FPGA的硬件结构,硬件描述语言,开发工具Quartus Ⅱ以及FPGA开发的一般原则。 文章的重点放在了电路板的设计部分,也就是本文的第三章。在介绍电路设计部分之前首先介绍一些高速数字电路设计中的一些概念、高速数字电路设计中常见问题,并对常见问题给出了一般解决方法。 在FPGA电路板设计部分中,对FPGA电路的设计过程作了详细的说明,其中着重介绍了采用了FBGA封装的EP2C35芯片的电路设计要点,多层电路板设计要点,FPGA供电管脚的处理注意事项,FPGA芯片中PLL模块的设计以及FPGA的配置方法,并给出了作者的设计思路。FPGA供电电源也是电路板设计的要点所在,文章中也着重对其进行了介绍,提及了FPGA电源设计指标要求及电压功耗估计,并根据现有的FPGA电源解决方案提出了设计思路和方法。同时文章中对FPGA芯片外围器件电路包括图像采集显示芯片电路、图像存储电路、USB2.0接口电路的设计做了相应的介绍。最终目的就是为基于FPGA的全景图象处理搭建一个稳定运行的平台。 在第四章中介绍了IC总线控制器的状态机图及信号说明和相应的仿真图。 文章最后给出了FPGA硬件电路的调试结果,验证了设计目的,为进一步的工作打下了良好的基础。
上传时间: 2013-04-24
上传用户:15736969615
随着我国电力工业的迅猛发展,电网上非线性负载的日益增多,导致线路电压、电流经常出现非正弦状态,从而造成电网谐波“污染”。电网谐波恶化了电能质量指标,降低了电网的可靠性,增加了电网的损失。所以,电器设备在出厂前需要对其进行检测,看其是否会影响电网的电能质量。那么可靠的电力参数测量设备的研制就变得非常重要。通过充分调研并翻阅大量资料,针对课题要求,提出了以ARM作为处理器,结合外围电路,借由μC/OS-Ⅱ操作系统对硬件进行控制,来完成电参数采集及其处理的思路。 本论文完成了装置的硬件电路设计和软件开发。硬件方面采用Philips公司的LPC2132作为处理器,结合外围电路,建立起基本的采样、通信和人机接口硬件平台。软件方面,首先分析了电参数测量的算法,并进行了必要的仿真。在完成μC/OS-Ⅱ在LPC2132上移植的基础上,进行多任务设计,完成数据采集、电量参数计算、USB串口通信和人机接口等功能。
上传时间: 2013-06-08
上传用户:jiachuan666
在利益的驱使下,超限运输在世界各地已成为了普遍现象。这给国家带来了诸多经济和社会问题。实践证明动态称重系统(WIM)能有效地抑制超限运输,但同时也存在部分问题,这些问题的解决有赖于国家相关法规的出台,也有赖于关键测量设备(WIM系统)性能的提高。 由于应变式称重传感器容易受到各种环境干扰,对环境适应性差,课题采用光纤Bragg光栅传感器(FBG)作为称重传感器,它具有很强的抗干扰性,利于提高系统测量精度。使用光纤传感器的关键是波长解调技术,本文在比较了几种常见解调技术的前提下,结合课题的实际情况选用了基于F-P腔可调谐滤波解调方法,文章在分析该解调方法原理的基础上,设计了解调器中的各个硬件电路模块;此外,为了提高数据采集、传输的效率,文章还对数据缓冲电路进行了设计,在电路中引入了换体存储及DMA传输技术。 鉴于动态称重信号为短历程信号并且包含各种各样的噪声,称重算法的研究也是本课题要解决的重要内容。本文在分析了称台振动及已有先验知识的基础上,将小波分析、LM非线性拟合算法及残差分析相结合应用在动态称重系统中,为了验证算法的有效性,利用MATLAB对实测数据进行了仿真分析,结果表明该算法能够提高测量精度。 提高动态称重系统性能指标的另一方面是提高系统运行的软硬件平台。课题采用的核心硬件为Xscale ARM平台,处理器时钟可高达400MHz;软件上采用了多用户、多任务的Linux操作系统平台。文章对操作系统linux2.6进行了合适的配置,成功地将它移植到了课题的ARM平台上,并且在此操作系统上设计了基于MiniGUI的人机交互界面及波长解调和数据缓冲电路的驱动程序。
上传时间: 2013-07-26
上传用户:neibuzhuzu
随着电力电子器件及其它非线性负荷在电网中大量的投入使用,致使电网的非线性、不稳定性和不对称性日趋严重。通过对电能质量进行在线实时监测、记录和分析,可以为改善电能质量、制定有关电能质量的治理措施以及确定治理装置的技术参数提供必要的依据。 嵌入式系统是以应用为中心,以计算机技术为基础,软/硬件可裁剪,适用于应用系统对功能、可靠性、成本、体积、功耗等有严格要求的专用计算机系统。它正逐步成为当今计算机技术发展的热点,己经广泛应用于工业控制、智能仪器、通信设备、消费电子等各个方面。随着信息技术和数字技术的不断发展,嵌入式系统必将更加广泛的应用到生产生活的各个方面。 本文将电能质量监测与基于ARM技术的嵌入式系统结合起来,设计基于ARM技术的嵌入式电能质量监测系统,实现对电能质量指标的实时在线监测。 论文介绍了电能质量的概念,电能质量问题的危害及电能质量监测的重要意义,分析了电能质量监测国内外研究现状及发展趋势,详细介绍了电能质量国家标准及其测量原理。重点阐述了嵌入式系统的概念、组成,分析了μC/OS-Ⅱ实时操作系统内核的调度机制,完成其在ARM处理器上的移植,构建电能质量监测系统的嵌入式软/硬件开发平台;在此平台上详细设计了电能质量监测系统的硬件电路,提出嵌入式软件系统设计的整体方案,详细说明了在嵌入式实时操作系统μC/OS-Ⅱ下的软件开发方法。
上传时间: 2013-05-26
上传用户:lijianyu172
随着我国电力行业的飞速发展,安全五防工作的重要性日益突显。为此我国大部分省市电力部门均要求高压带电设备必须配装安全五防装置——即高压带电显示装置。感应式高压带电显示闭锁装置由于其非接触式传感特性和相间处理无干扰的优点成为行业首选,而三相正弦波信号发生器则是感应式高压带电显示闭锁装置主要电气性能保证的关键。 本文研究基于感应式高压带电显示闭锁装置所感应的高压带电体电场信号,并依据感应式高压带电显示闭锁装置的电气性能行业标准制定了该信号发生器的性能指标。设计的三相正弦波信号发生器在硬件架构上以ARM7微处理器为核心,符合16C550工业标准的异步串行口UART0与PC机通信,便于信号输出和数据保存,为满足感应式高压带电显示闭锁装置在复杂环境运行的数据分析和智能决策提供了平台。现场数据的实时采集、保存和分析功能,将对感应式高压带电显示闭锁装置的智能化起到关键作用。
上传时间: 2013-04-24
上传用户:lht618
该论文的工作主要分为两部分,第一部分是介绍与数字高清晰度电视(HDTV)码流发生器配套的信源解码板的设计与实现.信源解码板是整个码流发生器的重要组成部分,该论文在介绍相关标准MPEG-2和AC-3以及整个码流发生器功能的基础上提出了用ST公司的芯片组实现HDTV信源解码板的设计方案.论文详细分析了各个功能模块的具体设计方法以及实现时应注意的问题.目前该课题已经成功结题,各项技术指标完全符合合作单位的要求.该论文的第二部分主要是进行基于FPGA的显示器测试信号发生器的研究与开发.在对测试信号发生器所需产生的13种测试图案和所要适应的18种显示格式的介绍之后,该论文提出了以FLEX10K50为核心控制芯片的显示器测试信号发生器的设计方案.该论文详细讨论了FPGA设计中各个功能模块的划分和设计实现方法,并介绍了对FLEX10K50进行配置的方法.
上传时间: 2013-04-24
上传用户:yoleeson
本文以电子不停车收费系统课题为背景,设计并实现了基于FPGA的π/4-DOPSK全数字中频发射机和接收机。π/4-DQPSK广泛应用于移动通信和卫星通信中,具有频带利用率高、频谱特性好、抗衰落性能强的特点。 近年来现场可编程门阵列(FPGA)器件在芯片逻辑规模和处理速度等方面性能的迅速提高,用硬件编程实现无线功能的软件无线电技术在理论和实用化上都趋于成熟和完善,因此可以把数字调制,数字上/下变频,数字解调在同一块FPGA上实现,即实现了中频发射机和接收机一体化的片上可编程系统(SOPC,System On Programmabie Chip)。 本文首先根据指标要求对数字收发机方案进行设计,确定了适合不停车收费系统的全数字发射机和接收机的结构,接着根据π/4-DQPSK发射机和接收机的理论,设计并实现了基于FPGA的成形滤波器SRRC、半带滤波器HB和定时算法并给出性能分析,最后给出硬件测试平台上结果和测试结果分析。
上传时间: 2013-07-18
上传用户:saharawalker
本文着重研究了OFDM调制解调技术在FPGA上的实现。全文内容安排如下: 第一章介绍了PLD(可编程逻辑器件)和OFDM(正交频分复用)技术的发展历史。 第二章介绍了PLD的分类、工艺和结构特点,以及FPGA的开发环境、开发流程和Verilog语言的特点。 第三章就OFDM系统中的基本概念进行了详细的阐述。 第四、五章是OFDM算法的在FPGA上的实现,首先对要实现的算法进行分析,给出了需要实现的指标。然后给出了FPGA的实现方案,对系统的进行仿真,给出了仿真波形图和系统性能分析。 第六章总结了全文的工作,对OFDM技术的实现需要进一步完善的方面进行了探讨。
上传时间: 2013-08-05
上传用户:跃跃,,
FPGA器件在通信、消费类电子等领域应用越来越广泛,随着FPGA规模的增大、功能的加强对时钟的要求也越来越高。在FPGA中嵌入时钟发生器对解决该问题是一个不错的选择。本论文首先,描述并分析了电荷泵锁相环时钟发生器的体系结构、组成单元及各单元的非理想特性;然后讨论并分析了电荷泵锁相环的小信号特性和瞬态特性;并给出了电荷泵锁相环器件参数的计算表达式。其次,研究了环形振荡器和锁相环的相位噪声特性。由于噪声性能是时钟发生器设计中的关键指标,本工作对此进行了较为详细的分析。相位噪声和抖动是衡量时钟信号的两个主要指标。文中从理论上推导了一阶锁相环的噪声特性,并建立了由噪声分析抖动和由抖动分析噪声的解析表达式关系,并讨论了环路低噪声设计的基本原则。在前面讨论和分析的基础上,利用Hynix0.35umCMOS工艺设计了200MHz电荷泵锁相环时钟发生器,并进行了仿真。设计中环形振荡器的延迟单元采用replica偏置结构,把延迟单元输出摆幅限定在确定范围,尾电流源采用cascode结构,增强电路对电源和衬底噪声的抑制作用。通过增加限流管,改善电荷泵中的开关的非理想特性。
上传时间: 2013-04-24
上传用户:变形金刚
现场可编程门阵列FPGA具有性能好、规模大、可重复编程、开发投资小等优点,在现代电子产品中应用得越来越广泛。随着微电子技术的高速发展,成本的不断下降,FPGA正逐渐成为各种电子产品不可或缺的重要部件。 FPGA软件复杂的设置和不同的算法、FPGA硬件多样的结构和丰富的功能、各个厂商互不兼容的软硬件等差异,都不仅使如何挑选合适的软硬件用于产品设计成为FPGA用户棘手的问题,而且使构造一个精确合理的FPGA软硬件性能的测试方法变得十分复杂。 基准测试是用一个基准设计集按照统一的测试规范评估和量化目标系统的软件或硬件性能,是目前计算机领域应用最广泛、最主要的性能测试技术。 通过分析影响FPGA软硬件性能基准测试的诸多因素,比如基准设计的挑选、基准设计的优化,FPGA软件的设置和约等,本文基于设计和硬件分类、优化策略分类的基准测试规范,提出了一组详尽的度量指标。 基准测试的规范如下,首先根据测试目的配置测试环境、挑选基准设计和硬件分类,针对不同的FPGA软硬件优化基准设计,然后按照速度优先最少优化、速度优先最大优化、资源和功耗优先最少优化、资源和功耗优先最大优化四种优化策略分别编译基准设计,并收集延时、成本、功耗和编译时间这四种性能数据,最后使用速度优先最少优化下的性能集、速度优先最少优化性能集、资源和功耗优先最少优化下的性能集、资源和功耗优先最大优化下的性能集、速度优先最少和最大优化之间性能集的差、速度优先最少优化下性能集的比较等十个度量指标量化性能,生成测试报告。 最后,本基准测试规范被应用于评估和比较Altera和Xilinx两厂商软硬件在低成本领域带处理器应用方面的性能。
上传时间: 2013-04-24
上传用户:zhangyi99104144