报时
共 222 篇文章
报时 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 222 篇文章,持续更新中。
基于51单片机的多功能电子表的设计
基于51单片机的多功能电子表项目,采用1602液晶显示,支持时间显示、报时功能及参数调节。代码已通过多个实际项目验证,可直接用于生产环境,适合嵌入式开发学习与应用。
数字钟
用Quartus 实现数字钟的计数,报时等功能
数字钟
设计一个多功能数字钟,要求显示格式为 小时-分钟-秒钟,整点报时,报时时间为 5 秒,即从整点前 5 秒钟开始进行报时提示,LED 开始闪烁,过整点后,停止闪烁。系统时钟选择时钟模块的 10KHz,要得到 1Hz时钟信号,必须对系统时钟进行 10,000 次分频。调整时间的的按键用按键模块的 S1和 S2,S1调节小时,每按下一次,小时增加一个小时,S2调整分钟,每按下一次,分钟 增加一分钟。另外
数字钟
设计一个具有24进制计时、显示、整点报时、时间设置和闹钟功能的数字钟,要求时钟的最小分辨率时间为1s
lm317中文资料
电脑万年历可编程序控制司铃报时信号音乐播放仪使用说明
多功能数字钟
1.正常模式时,采用24小时制。不但显示时、分、秒,而且有上、下午显示。用A表示上午,P表示下午。
2.手动校准电路。按动时校准键 HOUR,将电路置于校时状态,则计时电路可用手动方式校准,每接一下校时键,时钟计数器加1;按动分方式键 MINT,将电路置于校分状态,以同样方式手动校分。
3.整点报时。仿中央人民广播电台整点报时信号,从59分50秒起每隔2秒钟发出一次低音(512
基于VHDL的数字电子钟设计
能够实现小时(24进制)、分钟和秒钟(60进制)的计数功能/具有复位功能/整点报时提示、定时闹钟等功能
在软件工具平台上,进行VHDL语言的各模块编程输入、编译实现和仿真验证。
基于ISD17系列语音芯片的语音报时系统
以语音播报方式实现电子钟的时间提示,并带有多闹钟设定功能,提高了其人性化及智能化
多功能数字钟设计
内容:多功能数字钟设计
基本要求:1)由振荡器输出稳定的高频脉冲信号作为时间基准,经分频器输出标准的秒脉冲。
2)秒计数器满60向分计数器进位,分计数器满60向小时计数器进位,小时计数器按“12翻1”规律计数,计数器经译码器送到显示器。
3)计数出现误差可用校时电路进行校时、校分、校秒。
扩展要求:4)具有可整点报时与定时闹钟的功能。
digital clock
基于fpga的多功能数字钟,时分秒显示,整点报时,可设置时间段不报时,开发平台quartus ii,语言是verilog
实时时钟
能实时显示 时钟,并且拥有闹铃、整点报时的功能,还有随时调整时间的功能
数字钟
可以在FPGA板上实现数钟的整点报时,闹钟等功能
数字钟
能实现24进制计时,并且有防电台报时功能。
C#代码
C#实例程序,简单的实现报时软件。你可以该程序来了解变成一个简单的报时程序。
数字钟汇编程序参考
显示时分秒 有闹铃报时功能 有安检调试定时
DELPHI语音提示源程序
以DELPHI语言开发的一个语音报时程序:在用户介面设置定时报音时间点,然后,在时间到时,自动报时;可以做成闹钟来用
语音闹钟
基于FPGA 的语音闹钟报时器可以设置报时时间
单片机实验
电子钟设计,可以实现计时,报时,闹钟功能。
XC878数字时钟
实现英飞凌单片机简单时钟功能,能显示,计时,整点报时。
verilog语言数字钟
实现数字钟多种功能,计时,报时,闹钟等多种功能.