徐则臣
共 15 篇文章
徐则臣 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 15 篇文章,持续更新中。
PSoC在时间谱采集电路中的应用
<span id="LbZY">在脉冲中子氧活化测井仪中,伽马射线时间谱的采集是仪器至为关键的部分。伽马射线时间谱采集电路常用的设计采用单片机与CPLD组合的方案,CPLD实现伽马射线计数,单片机则负责数据的处理、传输等工作。基于单片PSoC芯片的新方案,设计了伽马射线时间谱采集电路,实现了同样的功能。功能考核和高温考核证明,该方案有效、可靠,解决了高温CPLD价格昂贵且难以购买的问题,同时还能减
运算放大器增益稳定性第3部分-AC增益误差分析
<div>
本小节将回顾运算放大器增益带宽乘积 (GBWP) 即 G×BW 概念。在计算 AC闭环增益以前需要 GBWP 这一参数。首先,我们需要 GBWP(有时也称作GBP),用于计算运算放大器闭环截止频率。另外,我们在计算运算放大器开环响应的主极点频率 f0 时也需要 GBWP。在 f0 以下频率,第 2 部分的 DC 增益误差计算方法有效,因为运算放大器的开环增益为恒定;该增益
时钟分相技术应用
<p>
摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br />
关键词: 时钟分相技术; 应用<br />
中图分类号: TN 79 文献标识码:A 文章编号: 025820934 (2000) 0620437203<br />
时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br />
性能。尤其现代电子系统对性
电子学名词介绍
电子学名词<BR>1、 电阻率---又叫电阻系数或叫比电阻。是衡量物质导电性能好坏的一个物理量,以字母ρ表示,单位为欧姆*毫米平方/米。在数值上等于用那种物质做的长1米截面积为1平方毫米的导线,在温度20C时的电阻值,电阻率越大,导电性能越低。则物质的电阻率随温度而变化的物理量,其数值等于温度每升高1C时,电阻率的增加与原来的电阻电阻率的比值,通常以字母α表示,单位为1/C。<BR>2、 电阻的温
扩展电容数字转换器AD7745_AD7746的容性输入范围
本电路提供一种扩展AD7745/AD7746容性输入范围的方法。同时,还说明如何充分利用片内CapDAC,使范围扩展系数最小,从而优化电路,实现最佳性能。AD7745具有一个电容输入通道,AD7746则有两个通道。每个通道均可配置为单端输入或差分输入方式。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/31-130201155GC96.jp
理想的电压反馈型(VFB)运算放大器
<p>
</p>
<div>
运算放大器是线性设计的基本构建模块之一。在经典模式下,运算放大器由两个输入引脚和一个输出引脚构成,其中一个输入引脚使信号反相,另一个输入引脚则保持信号的相位。运算放大器的标准符号如图1所示。其中略去了电源引脚,该引脚显然是器件工作的必需引脚。
数字电路设计中部分常见问题解析
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.909090042114258px; ">借助一个双向计时器的设计电路,以举例的形式对数字电路设计中3个方面的常见问题进行了较为详尽地分析,并提出了一些见解,即针
基于Multisim的高通滤波器的设计与仿真分析
<span id="LbZY">高通滤波为实现高频信号能正常通过,而低于设定临界值的低频信号则被阻隔、减弱。但是阻隔、减弱的幅度则会依据不同的频率以及不同的滤波程序而改变。文中阐述了对电压转移函数推导分析及电路性能的要求,并利用Multisim仿真软件对其频幅特性的分析进行。<br />
<br />
<img alt="" src="http://dl.eeworm.com/ele/img/31
AN-741鲜为人知的相位噪声特性
<p>
</p>
<div>
关于相位噪声专题的信息有很多,包括相位噪声特性1、相位噪声测量方法2以及它对系统性能的影响3。众所周知,振荡器和时钟的相位噪声已成为导致现代无线电系统性能降低的因素之一。然而,大多数传统相位噪声分析仅将重点放在单载波无线电系统中正弦波信号的降低,而相位噪声对多载波接收机、宽带系统或数字无线电的影响则很少涉及。本应用笔记将讨论一些与数据采样系统相位噪声有
ADV7511 HDCP 1.1使能_禁用选项
<div>
ADV7511 HDMI®发送器支持HDCP 1.1特性;然而,业界对如何正确实现HDCP 1.1的某些特性,特别是增强链路验证(Pj校验),存在一些误解。由于对实现方法存在不同的解释,ADI公司给ADV7511增加了一个HDCP 1.1特性禁用选项。版本ID(主寄存器映射的寄存器0x00) 为0x14的ADV7511器件提供此选项。在以前版本的ADV7511中,如果接收器在
将运算放大器连接至高速DAC
<div>
介绍了一款不要求负参考电压 (VREF) 的电流源 DAC/运算放大器接口。尽管该建议电路设计提供了一款较好的有效解决方案,但必须注意的是:如果 DAC 的最大兼容电压作为运算放大器输入 (VDAC+) 正端的设计目标,则负端 (VDAC–) 的 DAC 电压将会违反最大兼容输出电压,因为存在最初并不那么明显的偏置。下面的讨论,将对出现这种偏置的原因进行解释,并提出一种解
解析逻辑函数式的处理
<p>
对数字电路设计中的重要环节--逻辑函数式的处理进行了解析。分逻辑函数式的化简、检查、变换3个方面作了详细探讨,且对每个方面给出了相应的见解,即对逻辑函数式的化简方面提出宜采用先卡诺图法再代数法的综合法;对逻辑函数式的检查方面指出了观察互补出现的因子并检验在特殊条件下是否存在该因子的“互补相与”和“互补相或”的核心要点;对逻辑函数式的变换
定时器芯片555,556,7555,7556之关的联系与区别
555 定时器是一种模拟和数字功能相结合的中规模集成器件。一般用双极性工艺制作的称为 555,用 CMOS 工艺制作的称为 7555,除单定时器外,还有对应的双定时器 556/7556。555 定时器的电源电压范围宽,可在 4.5V~16V 工作,7555 可在 3~18V 工作,输出驱动电流约为 200mA,因而其输出可与 TTL、CMOS 或者模拟电路电平兼容。 555 定时器成本低,性能可靠
MT-014 DAC基本架构I:DAC串和温度计(完全解码)DAC
本指南讨论最基本的DAC架构:“串”DAC和“温度计”DAC。串DAC的起源与开尔文爵士有 关,他于19世纪中叶发明了开尔文分压器。串DAC在当今颇受欢迎,特别是在典型分辨率 为6到8位的数字电位计等应用中。温度计DAC则相对独立于代码相关的开关毛刺,因而是 低失真分段DAC和流水线式ADC的常用构建模块。
MOTION BUILDER 使用说明书Ver.2
<p>
MOTION BUILDER Ver.2 是用于监控 KV-H20/H20S/H40S/H20G 的参数设定以及当前动作状态的软件。 在 PC 上可以设定复杂的参数,并可以在显示画面上监控正在运行的 KV-H20/H20S/H40S/H20G。<br />
关于 MOTION BUILDER Ver.2 概要、功能与使用方法的详细说明。在安装之前,请仔细阅读本手册,并充分 理解。</p