开关电源环路
共 14 篇文章
开关电源环路 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 14 篇文章,持续更新中。
寄存器和环路滤波器的设计
<div>
The MAX2870 ultra-wideband phase-locked loop (PLL) and voltagecontrol oscillator (VCO) can operate in both integer-N and fractional-Nmodes, similar to the Analog Devices ADF4350 wideband synthe
C波段频率源设计及性能分析
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">采用锁相环技术设计了一种稳定、低噪声的C波段频率源。建立了锁相环的相位噪声模型并分析影响相位噪声的因素,进行了锁相环低通滤波器的设计。利用软件对环路的稳定
磁珠的原理及应用
<P><FONT face=宋体>由于电磁兼容的迫切要求,电磁干扰</FONT>(EMI)<FONT face=宋体>抑制元件获得了广泛的应用。然而实际应用中的电磁兼容问题十分复杂,单单依靠理论知识是完全不够的,它更依赖于广大电子工程师的实际经验。为了更好地解决电子产品的电磁兼容性这一问题,还要考虑接地、</FONT> <FONT face=宋体>电路与</FONT>PCB<FONT face=宋
COOLMOS__ICE2A系列的应用研究
<div>
由lnfineon Technologies (IT)公司推出的COOLMOS ICE2A165/2,65/365系列芯片是PWM+MOSFET二合一芯片,其优点是:用它做开关电源,无需加散热器,在通用电网即可输出20~50W 的功率;保护功能齐全;电路结构简单;能自动降低空载时的工作频率,从而降低待机状态的损耗,故在中小功率开关电源中有着广泛的应用前景。<br />
<img a
2.5Gbs限幅放大器设计
限幅放大器信号通道利用多级放大方式"降低了输出信号上升:下降时间"减小了级间驱动能力不匹配对信号完整性的影响#通过负反馈环路消除了信号通道上的偏移电压"采用独特的迟滞技术"使检测电路的迟滞对外接电阻变化不敏感!<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-120329145610648
环路稳定性基础
运放
开关电源模块并联供电系统设计报告
开关电源模块开关电源模块并联供电系统设计报告
开关电源并联均流技术
讨论几种常用的开关电源并联均流技术,阐述其主要工作原理及特点。<br />
更改ADM1073的电流限值
<div>
ADM1073 –48 V热插拔控制器,可通过动态控制置于电源路径中外部N沟道FET上的栅极电压,精确限制该电源产生的电流。内部检测放大器可以检测连接在电源VEE和SENSE引脚之间的检测电阻上的电压。该电平体现了负载电流水平。检测放大器具有100 mV (±3%)的预设控制环路阈值。这意味着当检测电阻上检测到100 mV的电压时,电流控制环路就会调节负载电
反馈电容对VFB和CFB运算放大器的影响
在VFB运算放大器的反馈环路中使用一个电容是非常常见的做法,其目的是影响频率响应,就如在简单的单极点低通滤波器中一样,如下面的图1所示。结果将噪声增益绘制成了一幅波特图,用于分析稳定性和相位裕量<br />
<img alt="" src="http://dl.eeworm.com/ele/img/829019-130R216125L15.jpg" style="width: 501px; hei
了解ADF7021的AFC环路并为实现最小前同步码长度而进行优化
<div>
无线电通信网络中的远程收发器使用自己的独立时钟源。因此,这些收发器容易产生频率误差。当发射机启动通信链路时,关联的接收机需要在数据包的前同步码阶段校正这些误差,以确保正确的解调<br />
<img alt="" src="http://dl.eeworm.com/ele/img/829019-130R21619121G.jpg" />
BUCK电路的环路计算补偿仿真
本示例从简单的BUCK电路入手,详细说明了如何进行电源环路的计算和补偿,并通过saber仿真验证环路补偿的合理性。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-120424150643210.jpg" />
环路计算补偿和仿真
模电知识
电路中各种接地方法介绍
控制系统宜采用一点接地。一般情况下,高频电路应就近多点接地,低频电路应一点接地。在低频电路中,布线和元件间的电感并不是什么大问题,然而接地形成的环路的干扰影响很大,因此,常以一点作为接地点.<br />