延迟加载

共 8 篇文章
延迟加载 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 8 篇文章,持续更新中。

时钟分相技术应用

<p> 摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br /> 关键词: 时钟分相技术; 应用<br /> 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203<br /> 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br /> 性能。尤其现代电子系统对性

小型化电容加载腔体滤波器设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">利用电容加载传输线缩短理论,重新设计腔体滤波器的内部结构,利用T型梳状结构实现加载电容,减小腔体尺寸。仿真设计并实际加工出一个中心频率为2.4GHz的带通

CMOS器件抗静电措施的研究

<p> <span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">由于CMOS器件静电损伤90%是延迟失效,对整机应用的可靠性影响太大,因而有必要对CMOS器件进行抗静电措施。本文描述了CMOS器件受静电损伤的机理,从而对设计人员提出了几种在线路设计中如何抗静电,以保护CM

加载,感应DAC应用

<div> Abstract: This article discusses application circuits for Maxim force/sense digital-to-analog converters (DACs). Applications include:selectable fixed-gain DAC, programmable gain DAC, photodiod

小型化数字测频接收机

本文介绍了AD公司的RF/IF相位和幅度测量芯片AD8302,并以此芯片为核心,组合功分器、延迟线和FPGA芯片设计了瞬时测频接收机,改进了传统的设计方案。依照设计制作了测频系统,并对系统整体性能进行了测试,测试结果表明本系统可以准确测量1.4~2.0 GHz范围内的信号,测频精度为10 MHz。<br /> <img alt="" src="http://dl.eeworm.com/ele/im

声卡虚拟示波器

功能简介 虚仪声卡万用仪是一个功能强大的基于个人电脑的虚拟仪器。它由声卡实时双踪示波器、声卡实时双踪频谱分析仪和声卡双踪信号发生器组成,这三种仪器可同时使用。本仪器内含一个独特设计的专门适用于声卡信号采集的算法,它能连续监视输入信号,只有当输入信号满足触发条件时,才采集一幀数据,即先触发后采集,因而不会错过任何触发事件。这与同类仪器中常用的先采集一长段数据,然后再在其中寻找触发点的方式,即先采集后

一种弱耦合非对称渐变线定向耦合器的快速设计

<span id="LbZY">给出了一种快速设计任意弱耦合非对称渐变线定向耦合器的方法,以线性渐变为基础,通过仿真优化获取最优渐变,摆脱了传统方法中的复杂运算。为改善定向耦合器在频率高端的定向性,在结构上引入了锯齿加载。设计了一个带宽为0.5GHz到20GHz,耦合度为-25dB的定向耦合器,利用三维电磁仿真软件HFSS进行了结果验证。</span><br /> <br /> <br />

CMOS工艺多功能数字芯片的输出缓冲电路设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">为了提高数字集成电路芯片的驱动能力,采用优化比例因子的等比缓冲器链方法,通过Hspice软件仿真和版图设计测试,提出了一种基于CSMC 2P2M 0.6 &mu;m CMOS工艺的输出缓冲电路设计方案。本文完成了系统的