搜索结果
找到约 3,570 项符合
底层逻辑 的查询结果
按分类筛选
FPGA 从算法设计到硬件逻辑的实现
从算法设计到硬件逻辑的实现,从高层算法到底层逻辑的实现过程
单片机开发 4442逻辑加密IC卡读写底层C51程序
4442逻辑加密IC卡读写底层C51程序,
VHDL/FPGA/Verilog 有限状态机及其设计技术是实用数字系统设计中的重要组成部分,也是实现高效可靠逻辑控制的重要途径,本程序为单进程moore型有限状态机底层设计源代码.
有限状态机及其设计技术是实用数字系统设计中的重要组成部分,也是实现高效可靠逻辑控制的重要途径,本程序为单进程moore型有限状态机底层设计源代码.
Java编程 p2p仿真器。开发者可以工作在覆盖层中进行创造和测试逻辑算法或者创建和测试新的服务。PlanetSim还可以将仿真代码平稳转换为在Internet上的实验代码
p2p仿真器。开发者可以工作在覆盖层中进行创造和测试逻辑算法或者创建和测试新的服务。PlanetSim还可以将仿真代码平稳转换为在Internet上的实验代码,模拟器上的分布式服务对结构化的覆盖层协议使用相同API,在模拟器和底层网络上的服务并且对用户是透明的。 ...
家庭/个人应用 个人博客系统 9.1 系统总体设计 9.1.1 系统功能描述 9.1.2 系统功能模块划分 9.2 数据库设计 9.3 系统底层设计 9.3.1 Web.config 9
个人博客系统
9.1 系统总体设计
9.1.1 系统功能描述
9.1.2 系统功能模块划分
9.2 数据库设计
9.3 系统底层设计
9.3.1 Web.config
9.3.2 Blog基本设置类
9.3.3 多语言支持
9.3.4 系统辅助类
9.3.5 设置网站风格类
9.4 数据访问层设计
9.5 业务逻辑层设计
9.6 表示层设计
9.6.1 ...
VHDL/FPGA/Verilog 本文介绍了乐曲演奏电路的设计与实现中涉及的CPLD/FPGA可编程逻辑控件,开发环境MAX+PLUSⅡ,硬件描述语言HDL以及介绍了在MAX+PLUSⅡ的EDA 软件平台上, 一种基于FPGA 的乐曲
本文介绍了乐曲演奏电路的设计与实现中涉及的CPLD/FPGA可编程逻辑控件,开发环境MAX+PLUSⅡ,硬件描述语言HDL以及介绍了在MAX+PLUSⅡ的EDA 软件平台上, 一种基于FPGA 的乐曲发生器的设计方法, 并给出了设计的顶层电路图和底层模块的VHDL(或AHDL)源程序。该设计的正确性已通过硬件实验得到验证。 ...
技术资料 But How Do It Know,介绍计算机底层原理的书籍
一本介绍计算机底层原理的书籍,从逻辑门开始构建一台计算机!
课件教程 数字逻辑基础教程 PDF版
数字逻辑基础教程 PDF版
课件教程 可编程序逻辑控制器第六讲
可编程序逻辑控制器第六讲
MAX+plusⅡ ALTERA可编程逻辑器件及其应用
ALTERA可编程逻辑器件及其应用