搜索结果
找到约 1,582 项符合
并行激励 的查询结果
无线通信 一种高增益并行激励全向天线设计
针对全向天线高性能的要求,提出了一种并行馈电的天线阵列方案并完成设计。天线设计采用了三扇区合成全向覆盖的方案。通过改变寄生单元的负载,调整扇区天线波束宽度,使之满足扇区天线的-6dB波束为120°的要求,有效的减小了天线在水平面的波动性。实际测试表明该天线具有高增益,良好的全向性,达到了设计要求。
...
学术论文 基于FPGA的ADC并行测试方法研究.rar
高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。 本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数 ...
学术论文 基于FPGA的ADC并行测试方法研究
高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数 ...
CAD 基于PDM 的注塑模并行设计系统研究
基于PDM 的注塑模并行设计系统研究
CAD 压铸模CAE分析及并行设计技术的工程应用
压铸模CAE分析及并行设计技术的工程应用
学术论文 基于FPGA的RS255,223编解码器的高速并行实现.rar
随着信息时代的到来,用户对数据保护和传输可靠性的要求也在不断提高。由于信道衰落,信号经信道传输后,到达接收端不可避免地会受到干扰而出现信号失真。因此需要采用差错控制技术来检测和纠正由信道失真引起的信息传输错误。RS(Reed—Solomon)码是差错控制领域中一类重要的线性分组码,由于它编解码结构相对固定,性能 ...
学术论文 基于JTAG和FPGA的嵌入式SOC验证系统研究与设计.rar
随着半导体制造技术不断的进步,SOC(System On a Chip)是未来IC产业技术研究关注的重点。由于SOC设计的日趋复杂化,芯片的面积增大,芯片功能复杂程度增大,其设计验证工作也愈加繁琐。复杂ASIC设计功能验证已经成为整个设计中最大的瓶颈。 使用FPGA系统对ASIC设计进行功能验证,就是利用FPGA器件实现用户待验证的IC设计。 ...
学术论文 基于FFT的GPS信号并行捕获的研究及其FPGA实现.rar
本课题深入分析了GPS软件接收机基于FFT并行捕获算法并详细阐述了其FPGA的实现。相比于其它的捕获方案,该方案更好地满足了信号处理实时性的要求。 论文的主体部分首先简单分析了扩频通信系统的基本原理,介绍了GPS系统的组成,详细阐述了GPS信号的特点,并根据GPS信号的组成特点介绍了接收机的体系结构。其次,通过对GPS接 ...
学术论文 基于FPGA的甚短距离高速并行光传输系统研究
甚短距离传输(VSR)是一种用于短距离(约300 m~600m)内进行数据传输的光传输技术.它主要应用于网络中的交换机、核心路由器(CR)、光交叉连接设备(OXC)、分插复用器(ADM)和波分复用(WDM)终端等不同层次设备之间的互连,具有构建方便、性能稳定和成本低等优点,是光通信技术发展的一个全新领域,逐渐成为国际通用的标准技术,成为全 ...
学术论文 全并行Viterbi译码器的FPGA实现
本文对于全并行Viterbi译码器的设计及其FPGA实现方案进行了研究,并最终将用FPGA实现的译码器嵌入到某数字通信系统之中。 首先介绍了卷积码及Viterbi译码算法的基本原理,并对卷积码的纠错性能进行了理论分析。接着介绍了Viterbi译码器各个模块实现的一些经典算法,对这些算法的硬件结构设计进行优化并利用FPGA实现 ...