虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

并完成LT编码过程

  • 电子式互感器的关键技术及其相关理论研究.rar

    电子式互感器与传统电磁式互感器相比,在带宽、绝缘和成本等方面具有优势,因而代表了高电压等级电力系统中电流和电压测量的一种极具吸引力的发展方向。随着信息技术的发展和电力市场中竞争机制的形成,电子式互感器成为人们研究的热点;越来越多的新技术被引入到电子式互感器设计中,以提高其工作可靠性,降低运行总成本,减小对生态环境的压力。本文围绕电子式互感器实用化中的关键技术而展开理论与实验研究,具体包括新型传感器、双传感器的数据融合算法、数字接口、组合式电源、低功耗技术和自监测功能的实现等。 目前电子式电流互感器(ECT)大多数采用单传感器开环结构,对每个环节的精度和可靠性的要求都很高,严重制约了ECT整体性能的提高,影响其实用化。本文介绍了新型传感器~铁心线圈式低功率电流传感器(LPET)和印刷电路板(PCB)空心线圈及其数字积分器,在此基础上设计了一种基于LPCT和PCB空心线圈的组合结构的新型电流传感器。该结构具有并联的特点,结合了这两种互感器的优点,采用数据融合算法来处理两路信号,实现高精度测量和提高系统可靠性,并探索出辨别LPET饱和的新方法。试验和仿真结果表明,这种新型电流传感器可以覆盖较大的电流测量范围,达到IEC 60044-8标准中关于测量(幅值误差)、保护(复合误差)和暂态响应(峰值)的准确度要求,能够作为多用途电流传感器使用。 在电子式电压互感器方面,基于精密电阻分压器的新型传感器在原理、结构和输出信号等方面与传统的电压互感器有很大不同,本文设计了一种可替代10kV电磁式电压互感器的精密电阻分压器。通过试验研究与计算分析,得出其性能主要受电阻特性和杂散电容的影响,并给出了减小其误差的方法。测试结果表明,设计的10kV精密电阻分压器的准确度满足IEC 60044-7标准要求,可达0.2级。 电子式互感器的关键技术之一是内部的数字化以及其标准化接口,本文以10kV组合型电子式互感器为对象设计了一种实用化的数字系统。以精密电阻分压器作为电压传感器,电流传感器则采用基于数据融合算法的LPCT和PCB空心线圈的组合结构。本文首先解决了互感器间的同步与传感器间的内部同步问题,进而依照IEC61850-9-1标准,实现了组合型电子式互感器的100M以太网接口。 电子式电流互感器在高电压等级的应用研究中,ECT高压侧的电源问题是关键技术之一。论文首先分析了两种电源方案:取电CT电源和激光电源。取电CT电源通过一个特制的电流互感器(取电CT),直接从高压侧母线电流中获取电能。在取电CT和整流桥之间设计一个串联电感,大大降低了施加在整流桥上的的感应电压并限制了取电CT的输出电流,起到了稳定电压和保护后续电路的作用。激光电源方案以先进的光电转换器、半导体激光二极管和光纤为基础,单独一根上行光纤同时完成供能和控制信号的传输,在不影响光供能稳定性的情况下,数据通信完成在短暂的供能间隔中。在高电位端控制信号通过在能量变换电路中增加一个比较器电路被提取出来。本文还提出了一种将两种供能方式结合使用的组合电源,并设计了这两种电源之间的切换方法,解决了取电CT电源的死区问题,延长了激光器的使用寿命。作为综合应用实例,设计并完成了以LPCT为传感器、由组合电源供能、采用低功耗技术的高压电子式电流互感器。互感器高压侧的一次转换器能够提供两路传感器数据通道,并且具有温度补偿和采集通道的自校正功能,在更宽温度、更大电流范围内保证了极高的测量精度:互感器低电位端的二次转换器具有数字和模拟接口,可以接收数据并发送命令来控制一次转换器,包括同步和校正命令在内的数据信号可以通过同一根供能光纤传送到一次转换器。该互感器具有在线监测功能,这种预防性维护和自检测功能够提示维护或提出警告,提高了可靠性。系统测试表明:具有低功耗光纤发射驱动电路的一次转换器平均功耗在40mw以下:上行光纤中通信波特率可以达到200kb/s,下行光纤中更是高达2Mb/s;系统准确度同时满足IEC6044-8标准对0.2S级测量和5TPE级保护电子式互感器的要求。

    标签: 电子式互感器 关键技术

    上传时间: 2013-06-09

    上传用户:handless

  • 基于FPGA的图像采集处理系统设计与实现.rar

    随着当今科学技术的迅猛发展,数字图像处理技术正在各个行业得到广泛的应用,而FPGA技术的不断成熟改变了通常采用并行计算机或数字信号处理器(DSP)、专用集成电路(ASIC)等作为嵌入式处理器的惯例。可编程逻辑器件(FPGA)凭借其较低的开发成本、较高的并行处理速度、较大的灵活性及其较短的开发周期等特点,在图像处理系统中有独特的优势。 本文提出了一种基于FPGA的图像采集处理系统解决方案,并选用低成本高性能的Altera公司的CycloneIII系列FPGA EP3C40F324为核心,设计开发了图像采集处理的软硬件综合系统。文章阐述了如何在FPGA中嵌入NiosII软核处理器并完成图像采集处理系统功能的设计方案。硬件电路上,系统设计了三块电路板:FPGA核心处理板、图像采集卡、图像显示卡,其中通过I2C总线对采集卡的工作模式进行配置,在采集模块控制下,将采集到的图像数据存储到SDRAM;根据VGA显示原理及其时序关系,设计了VGA显示输出控制模块,合成了VGA工作的控制信号,又根据VGA显示器的工业标准,合成VGA接口的水平和帧同步信号。逻辑硬件上,应用SOPCBuilder工具生成了FPGA内部的逻辑硬件功能模块,定制了NiosII IP core、CMOS图像采集模块、VGA Controller及其I2C总线接口,系统各模块间通过Avalon总线连接起来。软件部分,在NiosII内核处理器上实现了彩色图像颜色空间转换、二值化、形态学腐蚀处理及其目标定位等算法。实验结果证明了本文提出的方案及算法的正确性,可行性。

    标签: FPGA 图像采集 处理系统

    上传时间: 2013-08-05

    上传用户:woshiyaosi

  • 一种单相交流斩波变换器的研究.rar

    本文致力于可并联运行的斩控式单相交流斩波变换器的研究。交交变换技术作为电力电子技术一个重要的领域一直得到人们的关注,但大都将目光投向AC-DC-AC两级变换上面。AC/AC直接变换具有单级变换、功率密度高、拓扑紧凑简单、并联容易等优势,并且具有较强扩展性,故而在工业加热、调光电源、异步电机启动、调速等领域具有重要应用。斩控式AC/AC 电压变换是一种基于自关断半导体开关器件及脉宽调制控制方式的新型交流调压技术。 本文对全数字化的斩控式AC/AC 变换做了系统研究,工作内容主要有:对交流斩波电路的拓扑及其PWM方式做了详细的推导,着重对不同拓扑的死区效应进行了分析,并且推导了不同负载情况对电压控制的影响。重点推导了单相Buck型变换器和Buck-Boost 变换器的拓扑模型,并将单相系统的拓扑开关模式推导到三相的情况,然后分别对单相、三相的情况进行了Matlab仿真。建立了单相Buck 型拓扑的开关周期平均意义下的大信号模型和小信号模型,指导控制器的设计。建立了适合电路工作的基于占空比前馈的电压瞬时值环、电压平均值环控制策略。在理论分析和仿真验证的基础上,建立了一台基于TMS320F2808数字信号处理器的实验样机,完成样机调试,并完成各项性能指标的测试工作。

    标签: 单相交流 斩波 变换器

    上传时间: 2013-04-24

    上传用户:visit8888

  • 太阳能发电并网系统的研究.rar

    由于世界能源危机的日益严重和全球环境的不断恶化,大规模开发清洁可再生能源成为当前能源战略的主要方向。太阳能作为当前世界上最清洁、最现实、最有大规模开发利用前景的可再生能源之一,得到了各界的广泛关注。在太阳能的利用中,光伏发电并网又是其主要发展方向之一。 由于光伏产业界目前还没有统一的标准,又因为功率等级及应用场合的不同,使各种拓扑结构的光伏并网变流器都得以尝试使用。本文就是在此背景下,对当前使用的各类光伏并网变流器的拓扑结构和控制方法进行比较,并结合光伏并网系统实际应用中暴露的主要缺陷,从适应光伏阵列输出特性和提高系统整体的可靠性两方面入手,提出Z-source变换器结合PWM整流器的拓扑结构。 文章首先介绍了光伏并网系统中并网变流器的三种隔离回路方式,及应用于小功率和中大功率场合的不同主电路拓扑结构及控制策略,比较其优缺点,提出了Z-source变换器结合PWM整流组成的光伏发电系统。这种拓扑结构可以减小系统中电解电容的体积容量,并解决由太阳能电池板输出电压大范围变化所带来一系列问题,同时可以在一定程度上改善系统的可靠性问题。其次,文中分析介绍了Z-source变换器的工作原理,对比了三种升压控制的实现方式和性能差异,并简述了逆变器的三种SPWM电流控制策略及其优缺点。最后,结合整体系统需要,将Z-source变换器的升压控制与PWM整流器的并网控制融合,提出完成逆变并网功能和最大功率点跟踪的控制思想。 根据上述分析和研究,选定整体光伏系统的硬件结构和控制方案。详细阐述了系统硬件部分的设计计算,提供了系统主电路结构、参数计算、元件选型和控制电路的设计的详细说明,并完成了主电路硬件的制作。根据空间状态方程法对光伏发电系统进行仿真建模,仿真模型包括主电路拓扑及各控制子模块,文中简要说明各控制模块的功能,给出仿真结果并进行分析。验证该系统可以较好的实现本文提出的控制方案所应完成的各项功能,系统工作稳定可靠,性能良好。

    标签: 太阳能发电 并网

    上传时间: 2013-07-12

    上传用户:asd_123

  • 异步电动机矢量控制变频调速系统产品化研制.rar

    矢量控制变频调速系统是国内当前电气传动和自动化领域研究的热点和技术攻坚的难点。矢量控制技术作为一种先进的控制策略,是在电机统一理论、机电能量转换和坐标变换理论的基础上发展起来的,具有先进性、新颖性和实用性的特点。其思想就是将异步电动机的数学模型通过坐标变换,将定子电流矢量分解为按转子磁场定向的两个直流分量并分别加以控制,从而实现磁通和转矩的解耦控制,以期达到独立控制电机转矩的效果。 本课题基于矢量控制的基本原理,采用TI公司最先进的电机控制专用DSP芯片TMS320F2812,开发出了一套基于转子磁链位置估计和转子速度估计的电流转速双闭环的转子磁场定向直接矢量控制变频调速系统,并实现了实际运行,初步达到了产品化的目标。主要的工作如下: (1)从电机数学模型和坐标系变换入手,采用电流转速双闭环的转子磁场定向直接矢量控制方案,深入探讨了SVPWM和矢量控制的基本原理,并完成了调速系统的功能框图; (2)基于TI公司的DSP芯片TMS320F2812和MITSUBISHI的IPM模块PM50RSA120,设计了调速系统的硬件电路,包括控制电路,驱动电路,电源电路和操作面板电路等; (3)设计了基于转子磁链位置估计和速度估计的电流转速双闭环的转子磁场定向直接矢量控制变频调速系统的软件部分,给出了调速系统的软件流程图和各子模块的具体实现; (4)采用先进的自适应Fuzzy-PI调节器来代替传统的PI调节器作为速度控制器,取得了较好的控制效果; (5)搭建了整个变频调速实验平台,进行了整机测试,给出了实验结果和结论。 该系统已经成功应用于矢量变频器成品生产中,在北京天华博实电气有限公司的变频器生产车间进行了相应的实验。实验表明,该系统具有良好的动静态性能,运行稳定,抗干扰能力强,获得用户好评,不失为一套具有先进性、新颖型、实用性的高性能变频调速系统。

    标签: 异步电动机 变频调速系统 矢量控制

    上传时间: 2013-05-25

    上传用户:er1219

  • 基于DSP控制的高频开关电源PFC研究与设计.rar

    开关电源具有体积小、重量轻、效率高、发热量低、性能稳定等优点,广泛应用于电子整机与设备中,在以往的AC-DC电路中,由二极管组成的不可控整流器与电力网相接,为在电网中会产生大量的电流谐波和无功功率而污染电网,使得功率因数较低。为了提高AC-DC电路输入端的功率因数,采用了功率因数校正。 本文采用TMS320F2812实现开关电源的功率因数校正,分析了DSP实现功率因数校正的控制方法和具体实现,对于软件中参数的标么值实现进行了理论推导,为了使输出功率在输入电压变化的一定范围内保持不变,采用了前馈电压,对于数字PI调节环采用了抑制积分饱和的方法,以防止系统失控。 论文中通过对AC-DC整流电路和加入Boost功率因数校正后的电路进行了Matlab的仿真,通过输入电压和输入电流波形的比较,可以很容易地看到功率因数的提高。 在具体的电路实现中,采用霍尔元件检测输入电感电流、输入电压和输出电压,经过DSP的A/D采样后,在DSP内部经过程序计算,输出PWM波形驱动MOSFET的开通与关断,使输入电感电流波形与输入电压波形一致。 本文实现了系统仿真,给出了仿真波形,分析了硬件设计电路并完成了电路的局部仿真,软件编程方面给出了主程序和各个子程序的软件流程图,提出了以后研究的方向。

    标签: DSP PFC 控制

    上传时间: 2013-06-17

    上传用户:baobao9437

  • 基于JTAG和FPGA的嵌入式SOC验证系统研究与设计.rar

    随着半导体制造技术不断的进步,SOC(System On a Chip)是未来IC产业技术研究关注的重点。由于SOC设计的日趋复杂化,芯片的面积增大,芯片功能复杂程度增大,其设计验证工作也愈加繁琐。复杂ASIC设计功能验证已经成为整个设计中最大的瓶颈。 使用FPGA系统对ASIC设计进行功能验证,就是利用FPGA器件实现用户待验证的IC设计。利用测试向量或通过真实目标系统产生激励,验证和测试芯片的逻辑功能。通过使用FPGA系统,可在ASIC设计的早期,验证芯片设计功能,支持硬件、软件及整个系统的并行开发,并能检查硬件和软件兼容性,同时还可在目标系统中同时测试系统中运行的实际软件。FPGA仿真的突出优点是速度快,能够实时仿真用户设计所需的对各种输入激励。由于一些SOC验证需要处理大量实时数据,而FPGA作为硬件系统,突出优点是速度快,实时性好。可以将SOC软件调试系统的开发和ASIC的开发同时进行。 此设计以ALTERA公司的FPGA为主体来构建验证系统硬件平台,在FPGA中通过加入嵌入式软核处理器NIOS II和定制的JTAG(Joint Test ActionGroup)逻辑来构建与PC的调试验证数据链路,并采用定制的JTAG逻辑产生测试向量,通过JTAG控制SOC目标系统,达到对SOC内部和其他IP(IntellectualProperty)的在线测试与验证。同时,该验证平台还可以支持SOC目标系统后续软件的开发和调试。 本文介绍了芯片验证系统,包括系统的性能、组成、功能以及系统的工作原理;搭建了基于JTAG和FPGA的嵌入式SOC验证系统的硬件平台,提出了验证系统的总体设计方案,重点对验证系统的数据链路的实现进行了阐述;详细研究了嵌入式软核处理器NIOS II系统,并将定制的JTAG逻辑与处理器NIOS II相结合,构建出调试与验证数据链路;根据芯片验证的要求,设计出软核处理器NIOS II系统与PC建立数据链路的软件系统,并完成芯片在线测试与验证。 本课题的整体任务主要是利用FPGA和定制的JTAG扫描链技术,完成对国产某型DSP芯片的验证与测试,研究如何构建一种通用的SOC芯片验证平台,解决SOC验证系统的可重用性和验证数据发送、传输、采集的实时性、准确性、可测性问题。本文在SOC验证系统在芯片验证与测试应用研究领域,有较高的理论和实践研究价值。

    标签: JTAG FPGA SOC

    上传时间: 2013-05-25

    上传用户:ccsp11

  • 基于FPGA的对象存储控制器原型的硬件设计与实现.rar

    本文对基于FPGA的对象存储控制器原型的硬件设计进行了研究。主要内容如下: ⑴研究了对象存储控制器的硬件设计,使其高效完成对象级接口的智能化管理和复杂存储协议的解析,对对象存储系统整体性能提升有重要意义。基于SoPC(片上可编程系统)技术,在FPGA(现场可编程门阵列)上实现的对象存储控制器,具有功能配置灵活,调试方便,成本较低等优点。 ⑵采用Cyclone II器件实现的对象存储控制器的网络接口,包含处理器模块、内存模块、Flash模块等核心组成部分,提供千兆以太网的网络接口和PCI(周边元件扩展接口)总线的主机接口,还具备电源模块、时钟模块等以保证系统正常运行。在设计实现PCB(印制电路板)时,从叠层设计、布局、布线、阻抗匹配等多方面解决高达100MHz的全局时钟带来的信号完整性问题,并基于IBIS模型进行了信号完整性分析及仿真。针对各功能模块提出了相应的调试策略,并完成了部分模块的调试工作。 ⑶提出了基于Virtex-4的对象存储控制器系统设计方案,Virtex-4内嵌PowerPC高性能处理器,可更好地完成对象存储设备相关的控制和管理工作。实现了丰富的接口设计,包括千兆以太网、光纤通道、SATA(串行高级技术附件)等网络存储接口以及较PCI性能更优异的PCI-X(并连的PCI总线)主机接口;提供多种FPGA配置方式。使用Cadence公司的Capture CIS工具完成了该系统硬件的原理图绘制,通过了设计规则检查,生成了网表用作下一步设计工作的交付文件。

    标签: FPGA 对象存储 原型

    上传时间: 2013-04-24

    上传用户:lijinchuan

  • FPGA可配置端口电路的设计.rar

    可配置端口电路是FPGA芯片与外围电路连接关键的枢纽,它有诸多功能:芯片与芯片在数据上的传递(包括对输入信号的采集和输出信号输出),电压之间的转换,对外围芯片的驱动,完成对芯片的测试功能以及对芯片电路保护等。 本文采用了自顶向下和自下向上的设计方法,依据可配置端口电路能实现的功能和工作原理,运用Cadence的设计软件,结合华润上华0.5μm的工艺库,设计了一款性能、时序、功耗在整体上不亚于xilinx4006e[8]的端口电路。主要研究以下几个方面的内容: 1.基于端口电路信号寄存器的采集和输出方式,本论文设计的端口电路可以通过配置将它设置成单沿或者双沿的触发方式[7],并完成了Verilog XL和Hspiee的功能和时序仿真,且建立时间小于5ns和保持时间在0ns左右。和xilinx4006e[8]相比较满足设计的要求。 2.基于TAP Controller的工作原理及它对16种状态机转换的控制,对16种状态机的转换完成了行为级描述和实现了捕获、移位、输出、更新等主要功能仿真。 3.基于边界扫描电路是对触发器级联的构架这一特点,设计了一款边界扫描电路,并运用Verilog XL和Hspiee对它进行了功能和时序的仿真。达到对芯片电路测试设计的要求。 4.对于端口电路来讲,有时需要将从CLB中的输出数据实现异或、同或、与以及或的功能,为此本文采用二次函数输出的电路结构来实现以上的功能,并运用Verilog XL和Hspiee对它进行了功能和时序的仿真。满足设计要求。 5.对于0.5μm的工艺而言,输入端口的电压通常是3.3V和5V,为此根据设置不同的上、下MOS管尺寸来调整电路的中点电压,将端口电路设计成3.3V和5V兼容的电路,通过仿真性能上已完全达到这一要求。此外,在输入端口处加上扩散电阻R和电容C组成噪声滤波电路,这个电路能有效地抑制加到输入端上的白噪声型噪声电压[2]。 6.在噪声和延时不影响电路正常工作的范围内,具有三态控制和驱动大负载的功能。通过对管子尺寸的大小设置和驱动大小的仿真表明:在实现TTL高电平输出时,最大的驱动电流达到170mA,而对应的xilinx4006e的TTL高电平最大驱动电流为140mA[8];同样,在实现CMOS高电平最大驱动电流达到200mA,而xilinx4006e的CMOS驱动电流达到170[8]mA。 7.与xilinx4006e端口电路相比,在延时和面积以及功耗略大的情况下,本论文研究设计的端口电路增加了双沿触发、将输出数据实现二次函数的输出方式、通过添加译码器将配置端口的数目减少的新的功能,且驱动能力更加强大。

    标签: FPGA 可配置 端口

    上传时间: 2013-07-20

    上传用户:顶得柱

  • 基于FPGA和DSP的车牌识别系统的硬件设计与实现.rar

    随着交通工具的迅猛发展,智能交通系统(Intelligent TransportationSystems,简称ITS)在交通管理中受到广泛的关注。而在ITS中,车牌识别(LicensePlate Recognition,简称LPR)是其核心技术。车牌识别系统主要由数据采集和车牌识别算法两个部分组成。由于车牌清晰程度、摄像机性能、气候条件等因素的影响,牌照中的字符可能出现不清楚、扭曲、缺损或污迹干扰,这都给识别造成一定难度。因此,在复杂背景中快速准确地进行车牌定位成为车牌识别系统的难点。 本文研究和设计了一种集图象采集,图象识别,图象传输等于一体的实时嵌入式系统。该平台包括硬件系统设计与应用程序开发两个方面,充分利用TI公司的C6000系列DSP强大的并行运算能力、以及FPGA的灵活时序逻辑控制技术,从硬件方面实现系统的高速运行。 本文的主要工作有两部分组成,具体如下: (1) 在硬件设计方面:实现由A/D、电源、FPGA、DSP以及SDRAM和FLASH所组成的车牌识别系统;设计并完成系统的原理图和印制板图;完成电路板调试,以及完成FPGA.在高速图像采集中的veriIog应用程序开发。 (2) 在软件开发方面:完成Philips公司的SAA7113H的配置代码开发,以及DSP底层的部分驱动程序开发。 该系统能够实现25帧每秒的数字视频流图像数据的输出,并由FPGA负责完成一幅720×572数据量的图像采集。DSP负责系统的嵌入式操作,包括系统的控制和车牌识别算法的实现。 目前,嵌入式车牌识别系统硬件平台已经搭建成功,系统软件代码程序也已经开发完成。本系统能够实现高速图像采集、嵌入式操作与车牌识别算法、UART数据通信等功能,具有速度快、稳定性高、体积小、功耗低等特点,为车牌识别算法提供一个较好的验证平台。

    标签: FPGA DSP 车牌识别系统

    上传时间: 2013-04-24

    上传用户:yangbo69