虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

带通滤波器设计

  • 高低阻抗线微带低通滤波器的设计与仿真

    高低阻抗线微带低通滤波器的设计与仿真 有详细的描述 

    标签: 仿真

    上传时间: 2015-05-10

    上传用户:zz554952942

  • 基于Pspice的低通滤波器优化设计与仿真分析

    高性能滤波器是现代信号处理的一种基本电路,传统的设计思想和方法运算量大,存在优化复杂的缺点。本文采用Pspice 的仿真优化工具对二阶低通滤波器基于通带宽度的目标进行了优化和仿真,结果表明优化目标和仿

    标签: Pspice 低通滤波器 优化设计 仿真分析

    上传时间: 2013-06-25

    上传用户:1134473521

  • 本次设计的数字基带成形滤波器参照IS-95标准进行设计

    本次设计的数字基带成形滤波器参照IS-95标准进行设计,对输入信号进行4倍过采。IS-95标准为:其中通带频率为590Khz,通带的链波大小1.5dB,截止带的频率为740Khz,截止带的衰减量为40dB,传输的数据率为1.2288Mhz,传输的频宽为1.25Mhz。

    标签: IS 95 数字基带 成形滤波器

    上传时间: 2014-01-10

    上传用户:han_zh

  • 常见的FIR数字滤波器有带阻、带通、低通和高通四种

    常见的FIR数字滤波器有带阻、带通、低通和高通四种,这里选择低通滤波器为例,设计FIR数字滤波器

    标签: FIR 数字滤波器 带通 低通

    上传时间: 2014-12-03

    上传用户:二驱蚊器

  • 利用IIR滤波器设计一个低通滤波器

    利用IIR滤波器设计一个低通滤波器,能够分析到电力系统中的三次谐波,要求满足如下指标:截止频率150HZ,阻带衰减≥30db

    标签: IIR 滤波器设计 低通滤波器

    上传时间: 2016-12-09

    上传用户:manlian

  • 利用FIR滤波器设计一个低通滤波器

    利用FIR滤波器设计一个低通滤波器,能够分析到电力系统中的三次谐波,要求满足如下指标:截止频率150HZ,阻带衰减≥30db

    标签: FIR 滤波器设计 低通滤波器

    上传时间: 2016-12-09

    上传用户:haohaoxuexi

  • 微波微带滤波器设计大全

    微波滤波器设计,包括模拟低通滤波器原型介绍和不同微带滤波器设计的介绍

    标签: 微带滤波器

    上传时间: 2022-07-25

    上传用户:

  • 基于FPGA的高速FIR数字滤波器设计.rar

    本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先简要介绍了数字滤波器的基本原理和线性FIR数字滤波器的性质、结构,根据滤波器的性能要求选择窗函数、确定系数,在算法上为了满足数字滤波器的要求,对系数放大512倍并取整,并用Matlab对数字滤波器原理进行了证明。同时简述了EDA技术和FPGA设计流程。 其次,论文说明了FIR数字滤波器模块的划分,并用Verilog语言在Modelsim环境下进行了功能测试。对于数字滤波器系数中的-1,-2,4这些简单的系数乘法直接进行移位和取反,可以极大的节省资源和优化设计。而对普通系数乘法采用4-BANT(4bits-at-a-time)的并行算法,用加法累加快速实现了乘积的运算;另外,在本设计进行部分积累加时,采用舍取冗余位,主要是根据设计时已对系数进行了放大,而输出时又要将结果相应的缩小,所以在累加时,提前对部分积缩小,从而减少了运算量,从时间和资源上都得到了优化。 论文的最后分别用Modelsim和Quartus II进行了FIR数字滤波器的前仿真和后仿真,将仿真的结果和Matlab中原理验证时得到的理想值进行了比较,并对所产生的误差进行了分析。仿真结果表明:本16阶FIR数字滤波器设计能够实现截止频率为1MHz的低通滤波,并且工作频率可达150MHz以上。

    标签: FPGA FIR 数字

    上传时间: 2013-05-24

    上传用户:qiaoyue

  • 基于FPGA的高速FIR数字滤波器设计

    本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先简要介绍了数字滤波器的基本原理和线性FIR数字滤波器的性质、结构,根据滤波器的性能要求选择窗函数、确定系数,在算法上为了满足数字滤波器的要求,对系数放大512倍并取整,并用Matlab对数字滤波器原理进行了证明。同时简述了EDA技术和FPGA设计流程。 其次,论文说明了FIR数字滤波器模块的划分,并用Verilog语言在Modelsim环境下进行了功能测试。对于数字滤波器系数中的-1,-2,4这些简单的系数乘法直接进行移位和取反,可以极大的节省资源和优化设计。而对普通系数乘法采用4-BANT(4bits-at-a-time)的并行算法,用加法累加快速实现了乘积的运算;另外,在本设计进行部分积累加时,采用舍取冗余位,主要是根据设计时已对系数进行了放大,而输出时又要将结果相应的缩小,所以在累加时,提前对部分积缩小,从而减少了运算量,从时间和资源上都得到了优化。 论文的最后分别用Modelsim和Quartus II进行了FIR数字滤波器的前仿真和后仿真,将仿真的结果和Matlab中原理验证时得到的理想值进行了比较,并对所产生的误差进行了分析。仿真结果表明:本16阶FIR数字滤波器设计能够实现截止频率为1MHz的低通滤波,并且工作频率可达150MHz以上。

    标签: FPGA FIR 数字 滤波器设计

    上传时间: 2013-07-15

    上传用户:lanwei

  • Butterworth函数的高阶低通滤波器的有源设计

    Butterworth函数的高阶低通滤波器的有源设计

    标签: Butterworth 函数 低通滤波器 有源

    上传时间: 2013-11-20

    上传用户:旗鱼旗鱼